หนังสือเล่มนี้ผู้เขียนอนุญาตให้ทำการเผยแพร่ เพื่อการเรียน การสอน หรือพัฒนาเทคโนโลยี แก่ประเทศชาติ <u>แต่</u> ห้ามคัดลอกหรือกระทำการใด ๆเพื่อการค้าหรือแสวงหาผลประโยชน์จาก หนังสือเล่มนี้ จะมีความผิดตาม พรบ.

## การออกแบบวงจรดิจิตอล และ การประยุกต์ใช้งานภาษา VHDL



เรียบเรียงโดย

วุฒิชัย สง่างาม

สาขาวิชาวิศวกรรมไฟฟ้า
คณะวิศวกรรมศาสตร์และสถาปัตยกรรมศาตร์
มหาวิทยาลัยเทคโนโลยีราชมงคลอีสาน นครราชสีมา

## การออกแบบวงจรดิจิตอล และ การประยุกต์ใช้งานด้วยภาษา VHDL

วุฒิชัย สง่างาม

สาขาวิชาวิศวกรรมไฟฟ้า คณะวิศวกรรมศาสตร์และสถาปัตยกรรมศาตร์ มหาวิทยาลัยเทคโนโลยีราชมงคลอีสาน นครราชสีมา

#### คำนำ

ตำราเล่มนี้จัดทำขึ้นเพื่อใช้ประกอบการเรียนในรายวิชาปฏิบัติการวงจรดิจิตอล การออกแบบวงจรดิจิตอลใน ขั้นสูง ระบบควบคุมดิจิตอล และปฏิบัติการระบบควบคุมดิจิตอล ที่ปัจจุบันจะต้องใช้องค์ความรู้ทางด้านการออกแบบ วงจรดิจิตอลยุคใหม่ เมื่อมีการใช้ชิพไอซีตระกูลซีพีแอลดีหรือเอฟพีจีเอ โดยทำให้ผู้ออกแบบวงจรสามารถใช้ ซอฟต์แวร์ช่วยออกแบบและดูผลจำลองการทำงาน เพื่อลดความผิดพลาดในขั้นตอนการออกแบบ สามารถเรียนรู้ได้ ด้วยตนเอง

ดังนั้นเนื้อหาในตำราเล่มนี้จะมุ่งเน้นในการอธิบายโครงสร้างของภาษา VHDL เพื่อนำไปปฏิบัติในการ ออกแบบวงจรดิจิตอลได้ด้วยตนเอง โดยมีการจัดลำดับการเรียนออกเป็น 6 บทเรียนดังนี้

บทที่ 1 โครงสร้างภาษา VHDL

บทที่ 2 ประเภทของข้อมูล

บทที่ 3 ประเภทของตัวกระทำและตัวตรวจคุณลักษณะข้อมูล

บทที่ 4 ชุดคำสั่งชนิดแข่งขนาน

บทที่ 5 ชุดคำสั่งชนิดเรียงลำดับ

บทที่ 6 ไฟในต์สเตตแมชชีน

ผู้เขียนขอขอบคุณเพื่อนร่วมงานในสาขาวิชาวิศวกรรมไฟฟ้าทุกท่านที่เป็นแรงผลักดันในการจัดทำตำราเล่มนี้ จนสำเร็จ สุดท้ายนี้หากตำราเล่มนี้มีข้อผิดพลาดประการใด ผู้เขียนยินดีขอน้อมรับเพื่อจะได้นำไปปรับปรุงแก้ไขใน ครั้งต่อไป และหวังเป็นอย่างยิ่งว่าตำราเล่มนี้คงมีประโยชน์ต่อผู้อ่านทุกท่าน

> วุฒิชัย สง่างาม พฤษภาคม 2552

Email: wutichai@rmuti.ac.th

### สารบัญ

| บทที่ 1 โครงสร้างภาษา VHDL                               | 1  |
|----------------------------------------------------------|----|
| 1.1 โครงสร้างเบื้องต้นของภาษา VHDL                       | 1  |
| 1.1.1 โครงสร้างการเขียนภาษา VHDL ในส่วนของ LIBRARY       | 1  |
| 1.1.2 โครงสร้างการเขียนภาษา VHDL ในส่วนของ ENTITY        | 2  |
| 1.1.3 โครงสร้างการเขียนภาษา VHDL ในส่วนของ ARCHITECTURE  | 3  |
| 1.2 ตัวอย่างการเขียนโปรแกรมภาษา VHDL                     | 4  |
| 1.3 โจทย์ปัญหา                                           | 6  |
| บทที่ 2 ประเภทของข้อมูล                                  | 7  |
| 2.1 ประเภทของข้อมูลที่ถูกกำหนดไว้แล้ว                    | 7  |
| 2.2 ประเภทของข้อมูลที่ผู้ใช้กำหนดเอง                     | 11 |
| 2.2.1 ประเภทของข้อมูลที่ผู้ใช้กำหนดเอง แบบ INTEGER       | 11 |
| 2.2.2 ประเภทของข้อมูลที่ผู้ใช้กำหนดเอง แบบ ENUMERATED 12 |    |
| 2.3 ข้อมูลย่อย                                           | 12 |
| 2.4 ข้อมูลอะเรย์                                         | 12 |
| 2.5 ข้อมูลเรคอร์ด                                        | 14 |
| 2.6 ประเภทข้อมูลที่คิดเครื่องหมายและ ไม่คิดเครื่องหมาย   | 14 |
| 2.7 การแปลงค่าข้อมูล                                     | 16 |
| 2.8 ตัวอย่างการเขียน โปรแกรมภาษา VHDL                    | 17 |
| 2.9 โจทย์ปัญหา                                           | 19 |
| บทที่ 3 ประเภทของตัวกระทำและตัวตรวจกุณลักษณะข้อมูล       | 20 |
| 3.1 ประเภทของตัวกระทำ                                    | 20 |
| 3.1.1 ตัวกระทำชนิดการส่งผ่านค่า                          | 20 |
| 3.1.2 ตัวกระทำทางด้านลอจิก                               | 21 |
| 3.1.3 ตัวกระทำทางด้านคณิตศาสตร์                          | 22 |
| 3.1.4 ตัวกระทำทางด้านเปรียบเทียบ                         | 23 |
| 3.1.5 ตัวกระทำทางด้านการรวมข้อมูล                        | 23 |
| 3.2 ตัวตรวจสอบคุณลักษณะข้อมูล                            | 24 |
| 3.3 ตัวตรวจสอบคุณลักษณะของสัญญาณ                         | 25 |
| 3.4 การประกาศใช้ GENERIC                                 | 26 |
| 3.5 ตัวอย่างการเขียนโปรแกรมภาษา VHDL                     | 26 |
| 3.6 โจทย์ปัญหา                                           | 29 |

## สารบัญ (ต่อ)

| บทที่ 4 ชุดคำล | สั่งชนิดแข่งขนาน                                                     | 30 |
|----------------|----------------------------------------------------------------------|----|
| 4.1 กลุ        | ุ่มคำสั่ง WHEN                                                       | 30 |
| 4.1            | 1.1 รูปแบบ WHEN/ELSE                                                 | 30 |
| 4.1            | 1.2 รูปแบบ WITH/SELECT/WHEN                                          | 33 |
| 4.2 ชุด        | กคำสั่ง GENERATE                                                     | 39 |
| 4.2            | 2.1 รูปแบบ FOR/GENERATE                                              | 39 |
| 4.2            | 2.2 ຽປແນນ IF/GENERATE                                                | 40 |
| 4.3 โจ         | ทย์ปัญหา                                                             | 41 |
| บทที่ 5 ชุคคำส | สั่งชนิดเรียงลำดับ                                                   | 42 |
|                | กคำสั่ง PROCESS                                                      |    |
| 5.2 ตัว        | มเปรประเภท VARIABLE และ SIGNAL                                       | 43 |
| 5.3 กา         | รใช้คำสั่ง IF ในชุดกำสั่ง PROCESS                                    | 44 |
| 5.4 กา         | รใช้คำสั่ง WAIT ในชุดกำสั่ง PROCESS                                  | 47 |
| 5.4            | 4.1 รูปแบบ WAIT ON                                                   | 47 |
| 5.4            | 4.2 รูปแบบ WAIT UNTIL                                                | 47 |
| 5.4            | 4.3 รูปแบบ WAIT FOR                                                  | 47 |
| 5.5 กา         | เรใช้คำสั่ง CASE ในชุดคำสั่ง PROCESS                                 | 49 |
| 5.6 โจ         | ทย์ปัญหา                                                             | 55 |
| บทที่ 6 ไฟในเ  | ต์สเตตแมชชีน                                                         | 56 |
|                | ไแบบมอร์สเตตแมชชีนสำหรับภาษา VHDL                                    |    |
| 6.2 รูป        | ไแบบเมลลี่สเตตแมชชีนสำหรับภาษา VHDL                                  | 64 |
| 6.3 โจ         | ทย์ปัญหา                                                             | 68 |
| ภาคผนวก ก.     | ประวัติความเป็นมาภาษา VHDL และข้อกำหนดในการตั้งชื่อตัวแปร            | 70 |
| ภาคผนวก ข.     | คำสงวนในภาษา VHDL                                                    | 73 |
| ภาคผนวก ค.     | Standard Package ชื่อ STD_LOGIC_1164                                 |    |
| ภาคผนวก ง.     | <br>การใช้งานโปรแกรม Quartus-II เบื้องต้น สำหรับการเขียนโปรแกรม VHDL |    |
| บรรกาบกรบ      |                                                                      | 85 |



## โครงสร้างภาษา vHDL

Code Structure

การเขียนโปรแกรมภาษา VHDL เป็นการเขียนบรรยายพฤติกรรมการทำงานของวงจรดิจิตอล จำเป็นอย่าง ยิ่งที่จะต้องเข้าใจถึงคุณลักษณะโครงสร้างของการเขียน การส่งผ่านค่า การใช้งานชุดคำสั่งต่างๆ รวมถึง การติดต่อส่วนอินพุทและเอาท์พุท ซึ่งจะได้อธิบายดังรายละเอียดต่อไปนี้

#### 1.1 โครงสร้างเบื้องต้นของภาษา VHDL

โครงสร้างของภาษา VHDL จะมีองค์ประกอบที่สำคัญหรือสิ่งที่จำเป็นอย่างน้อย 3 ส่วนคือ

- o ส่วนของ LIBRARY
- o ส่วนของ ENTITY
- o ส่วนของ ARCHITECTURE

ดังรูปที่ 1.1 เป็นลักษณะองค์ประกอบของภาษา VHDL โดยแต่ละส่วนจะแตกต่างกัน ซึ่งสามารถอธิบายได้ ดังนี้

| LIBRARY Declaration |  |
|---------------------|--|
| ENTITY              |  |
| ARCHITECTURE        |  |

รูปที่ 1.1 องค์ประกอบพื้นฐานของภาษา VHDL

#### 1.1.1 โครงสร้างการเขียนภาษา VHDL ในส่วนของ LIBRARY

ในส่วนของ LIBRARY นี้จะทำหน้าที่เก็บ package ต่างๆไว้ โดยในแต่ละ package จะประกอบไป ด้วยโปรแกรมย่อย (subprogram) ต่างๆและ package เหล่านี้สามารถนำไปใช้ในส่วนของ ENTITY และ ARCHITECTURE หรือ package ในชุดอื่นๆ ดังแสดงในรูปที่ 1.2



รูปที่ 1.2 องค์ประกอบของ LIBRARY

ในการประกาศการใช้งาน LIBRARY จะมีอยู่สองบรรทัดด้วยกันคือ

- o บรรทัดแรกจะเป็นการบอกชื่อ LIBRARY ที่จะต้องการใช้ และ
- o บรรทัดที่สองจะเป็นการระบุชื่อการใช้ package ที่ถูกเก็บไว้ใน LIBRARY นั้นๆ โดยใช้คำสั่ง บรE ดังรูปที่ 1.3

```
1 LIBRARY library_name;
2 USE library_name.package_name.package_parts;
```

รูปที่ 1.3 รูปแบบการเขียนในส่วนของ LIBRARY

คำสั่ง USE เป็นชุดคำสั่งที่ทำหน้าที่ระบุการใช้งานขององค์ประกอบย่อยที่ถูกประกาศไว้ภายใน package นั้นๆ ซึ่งอาจจะเป็นชนิด TYPES CONSTANT SIGNAL FUNCTION หรือ PROCEDURE ก็ได้ เมื่อ สิ้นสุดการใช้คำสั่ง USE จะต้องปิดท้ายด้วยเครื่องหมายอัฒภาค (;) ดังแสดงในรูปที่ 1.3

การเขียนโปรแกรม VHDL นั้น package ที่ถูกนำไปใช้งานบ่อยๆจะมีอยู่ด้วยกันสองชุด คือ

| ชื่อ package   | รายะเอียด                      |
|----------------|--------------------------------|
| standard       | ถูกเก็บไว้ใน LIBRARY ชื่อ std  |
| std_logic_1164 | ถูกเก็บไว้ใน LIBRARY ชื่อ ieee |

จาก package ทั้งสองชุดนี้เมื่อนำมาเขียนในรูปแบบชุดคำสั่งของ LIBRARY จะสามารถเขียนได้ดังรูปที่ 1.4

```
1 LIBRARY std;
2 USE std.standard.all;

1 LIBRARY ieee;
2 USE ieee.std_logic_1164.all;

(1)
```

รูปที่ 1.4 (ก) การเรียกใช้ package ชื่อ standard จาก LIBRARY std
(ข) การเรียกใช้ package ชื่อ std logic 1164 จาก LIBRARY ieee

การใช้งาน package ที่ชื่อ std สามารถเรียกใช้งานองค์ประกอบย่อยภายในได้ โดยไม่ต้องเขียนประกาศ ไว้ เนื่องจากเป็น package แฝง

#### 1.1.2 โครงสร้างการเขียนภาษา VHDL ในส่วนของ ENTITY

เป็นส่วนมีไว้เพื่อสำหรับระบุช่องทางในการติดต่อ ระหว่างอุปกรณ์หรือวงจรที่จะสร้างขึ้นกับอุปกรณ์ภายนอก ถ้าพูดง่าย ๆ ก็คือพอร์ตติดต่อนั่นเอง รูปแบบการเขียนของ ENTITY มีรูปแบบดังแสดงไว้ในรูปที่ 1.5

รูปที่ 1.5 รูปแบบการเขียนชุดคำสั่งของ ENTITY

เมื่อ signal\_mode จะเป็นตัวกำหนดทิศทางของสัญญาณ ซึ่งจะมีอยู่ด้วยกัน 4 ชนิดคือ IN OUT INOUT และ BUFFER ดังรูปที่ 1.6

signal\_type จะเป็นบ่งบอกถึงประเภทของสัญญาณ ซึ่งมีหลากหลายประเภท บางประเภทสามารถใช้ งานร่วมกันได้ บางประเภทก็ไม่สามารถใช้ร่วมกันได้ เช่น signal\_type ประเภท BIT BOOLEAN STD\_LOGIC INTEGER เป็นต้น ประเภทของสัญญาณนี้จะอธิบายรายละเอียดไว้ในบทที่ 2

สุดท้าย การตั้งชื่อ entity\_name และ port\_name จะต้องเป็นไปตามกฎการตั้งชื่อในภาษา VHDL ดังแสดงไว้ในภาคผนวก ก.



รูปที่ 1.6 ลักษณะโครงสร้างของส่วน ENTITY

จากรูปที่ 1.7(n) เป็นเกตแนนด์ เมื่อนำมาเขียนเป็นภาษา VHDL ในส่วนของ ENTITY จะต้องทราบว่ามี อินพุทและเอาท์พุทจำนวนเท่าใดและชื่ออะไร จากรูปเกตแนนด์นั้นมีอินพุท 2 ขา ชื่อ a และ b ส่วน เอาท์พุทมีขาเดียวชื่อ  $_{
m Y}$  ดังนั้นเราก็สามารถเขียนในส่วนของ ENTITY ได้ดังรูปที่ 1.7(v)



รูปที่ 1.7 (ก) สัญลักษณ์แนนด์เกต 2 อินพุท

(ข) การกำหนดทิศทางเข้าและออกสัญญาณของแนนด์เกต

#### 1.1.3 โครงสร้างการเขียนภาษา VHDL ในส่วนของ ARCHITECTURE

ในส่วน ARCHITECTURE จะเป็นส่วนที่มีไว้สำหรับเขียนบรรยายหรือกำหนดพฤติกรรมการทำงานของวงจร ดิจิตอลที่ต้องการออกแบบใช้งาน โดยที่พฤติกรรมของวงจรที่เขียนขึ้นจะต้องสัมพันธ์กับทิศทางรูปแบบของ สัญญาณ (signal\_mode) ที่กำหนดไว้ในส่วนของ ENTITY ซึ่งในส่วนของ ARCHITECTURE มีรูปแบบ ในการเขียน ดังแสดงไว้ในรูปที่ 1.8

```
1 ARCHITECTURE architecture_name OF entity_name IS
2 [declarations option]
3 BEGIN
4 [ code ]
5 END architecture_name;
```

รูปที่ 1.8 รูปแบบการเขียนในส่วนของ ARCHITURE

จากรูปที่ 1.8 ส่วนที่อยู่ระหว่าง ARCHITECTURE และ BEGIN คือ declarations option เป็น ส่วนเผื่อเลือกที่ประกาศไว้ สำหรับกำหนดค่าต่างๆที่จะนำไปใช้ภายใน ARCHITURE (โดยไม่ได้กำหนดไว้ ในส่วนของ ENTITY) อาทิเช่น SIGNAL CONSTANT COMPONENT เป็นต้น และส่วนที่อยู่ระหว่าง BEGIN และ END ก็คือ code หรือชุดคำสั่งที่มีไว้สำหรับเขียนบรรยายหรือกำหนดพฤติกรรมการทำงาน ของวงจรดิจิตอลที่ต้องการออกแบบใช้งาน

จากรูปที่ 1.7(ก) เราสามารถเขียนบรรยายพฤติกรรมการทำงานของแนนด์เกต ไว้ในส่วนของ ARCHITECTURE ได้ดังรูปที่ 1.9

```
1 ARCHITECTURE behav OF nand_gate IS
2 BEGIN
3 y <= a nand b;
4 END behav;
```

รูปที่ 1.9 การเขียนบรรยายพฤติกรรมการทำงานของแนนด์เกต

จากรูปที่ 1.9 ในบรรทัดที่ 3 สัญญาณอินพุท a และสัญญาณอินพุท b จะกระทำการในลักษณะแบบ แนนด์กัน แล้วผลลัพธ์ของการแนนด์จะถูกส่งผ่านค่า (โดยใช้เครื่องหมาย '<=') ไปยังสัญญาณเอาท์พุท y การส่ง ผ่านค่านั้นจะต้องเป็นประเภทข้อมูลเดียวกัน (จากรูปที่ 1.7(ข)นั้น อินพุท a อินพุท b และ เอาท์พุท y เป็นข้อมูลประเภท BIT เหมือนกัน ดังนั้นการส่งผ่านค่าจึงสามารถกระทำได้)

#### 1.2 ตัวอย่างการเขียนโปรแกรมภาษา VHDL

<u>ตัวอย่างที่ 1.1</u> จากสมการพีชคณิตบูลีน y = ab'c + ac' ต้องการเขียนให้อยู่ในรูปแบบของภาษา VHDL

คำอธิบาย ก่อนอื่นต้องพิจารณาจากสมการพีชคณิต มีอินพุทจำนวน 3 ตัวคือตัวแปร a b และ c ส่วนเอาท์พุทมีตัวเดียวคือตัวแปร y ซึ่งสามารถเขียนในส่วนของ ENTITY ได้ตั้งแต่บรรทัด ที่ 4 ถึง 7 และในส่วนของ ARCHITECTURE นั้นก็จะเขียนตามสมการพีชคณิตบูลีน ซึ่ง จะได้ตั้งแต่บรรทัดที่ 9 ถึง 12 ส่วนบรรทัดที่ 1 และ 2 เป็นการเรียกใช้ package ชื่อ std\_logic\_1164 จาก LIBRARY ชื่อ ieee

เมื่อเขียนโปรแกรมภาษาบรรยายพฤติกรรมแล้วเสร็จ ต้องทำการบันทึกชื่อแฟ้มข้อมูลเป็นชื่อเดียวกับชื่อ entity\_name ตามด้วยนามสกุลเป็น .vhd ซึ่งจะได้เป็น ex1.vhd หลังจากนั้น สามารถที่นำ แฟ้มข้อมูลไปทำการจำลองดูรูปสัญญาณโดยใช้โปรแกรมช่วยต่างๆเช่น Quartus-II หรือ ModelSim ในที่นี้ผู้เขียนได้ใช้โปรแกรม Quartus-II ทำให้ได้รูปสัญญาณอินพุทและเอาท์พุท ดังแสดงในรูปที่ 1.10 เมื่ออินพุท a เป็นบิตสูงสุด (MSB) และอินพุท c เป็นบิตต่ำสุด (LSB)



รูปที่ 1.10 ผลการจำลองรูปคลื่นสัญญาณ ตัวอย่างที่ 1.1

<u>ตัวอย่างที่ 1.2</u> จากสมการพีชคณิตบูลีน y = ab' + a'b และ z = (ab+bc)' ให้เขียนอยู่ใน รูปแบบของภาษา vHDL

คำอธิบาย จากพิจารณาจากสมการพีชคณิตทั้ง 2 สมการ มีอินพุทจำนวน 3 ตัวคือ a b และ c ส่วน เอาท์พุทมีสองตัวคือตัวแปร y และ z สามารถเขียนเป็นโปรแกรมภาษา VHDL ได้เป็น

```
LIBRARY ieee;
  USE ieee.std_logic_1164.all;
3
  ENTITY ex2a IS
  PORT (a,b,c: IN BIT;
    y,z : OUT BIT );
7
  END ex2a;
8
9
   ARCHITECTURE behav OF ex2a IS
10
11
    y <= (a and not(b)) or (not(a) and b);
12
    z \le not ((a and b) or (b and c));
13 END behav;
```

หรือในบางครั้งเราสามารถที่จะเขียนสมการพืชคณิตของตัวแปร  $_{Y}$  ใหม่ เป็น

เมื่อนำแฟ้มข้อมูลไปทำการจำลองดูรูปสัญญาณ จะทำให้ได้รูปสัญญาณอินพุทและเอาท์พุท ดังแสดงในรูปที่ 1.11 เช่นกัน



รูปที่ 1.11 ผลการจำลองรูปคลื่นสัญญาณ ตัวอย่างที่ 1.2

#### 1.3 โจทย์ปัญหา

1. จากสมการพีชคณิตต่อไปนี้ จงเขียนให้อยู่ในรูปแบบของภาษา VHDL

$$1.1) Z = A + \overline{BC}$$

1.2) 
$$Y = \overline{A_1} A_2 (\overline{A_1 + A_3})$$

1.3) 
$$OUT = \overline{AB + BC + AC + ABC}$$

1.4). 
$$S = (\overline{\overline{W}_1 + W}_2) (\overline{W_3 + \overline{W}_4})$$

2. จากรูปวงจรลอจิกให้เขียนให้อยู่ในรูปแบบของภาษา VHDL



- 3. ถ้ากำหนดให้
- ดวงอาทิตย์สาดแสงตอนกลางวัน มีลอกจิก `0' ส่วนตอนกลางคืนมีลอจิก `1'
- สายฝน เมื่อมีฝนตก มีลอจิก `1' และเมื่อไม่มีฝน(ฝนไม่ตก) มีลอจิก `0'
- สายรุ้งจะปรากฏให้เห็น หรือมีลอจิก `1′ เมื่อมีดวงอาทิตย์สาดแสงและฝนตกเกิดขึ้นเท่านั้น ให้เขียนบรรยายการทำงานของสายรุ้งอยู่ในรูปแบบของภาษา VHDL

4 . จาก 
$$Z = f(A,B,C) = \sum m(0,2,6,7)$$
 ให้เขียนอยู่ในรูปแบบของภาษา VHDL

5. จาก 
$$X = f(A, B, C, D) = \sum m(1, 5, 8, 10) ให้เขียนอยู่ในรูปแบบของภาษา VHDL$$

6. จาก 
$$Y = f(A, B, C) = \prod M(0, 1, 3, 4)$$
 ให้เขียนอยู่ในรูปแบบของภาษา VHDL

2

## ประเภทของข้อมูล

Data Types

ในการเขียนโปรแกรมภาษาคอมพิวเตอร์ นอกจากจะทราบถึงโครงสร้างของภาษาแล้ว ยังจำเป็นที่จะต้องรู้ถึง ประเภทของข้อมูลด้วย ภาษา VHDL ก็เช่นกันที่ผู้เรียนรู้จำเป็นจะต้องเรียนรู้ถึงประเภทของข้อมูลที่ถูก กำหนดไว้แล้วจากตัวของภาษา และผู้ใช้กำหนดขึ้นมาเอง พร้อมทั้งฟังก์ชั่นพิเศษที่มีมาพร้อมในตัวภาษา

ดังนั้นเนื้อหาต่อไปนี้จะได้กล่าวถึงประเภทของข้อมูลที่ถูกนำมาใช้งานบ่อยๆ

#### 2.1 ประเภทของข้อมูลที่ถูกกำหนดไว้แล้ว (Pre-Defined Data Type)

กลุ่มประเภทข้อมูลนี้เป็นประเภทของข้อมูลขั้นพื้นฐานที่ถูกกำหนดไว้แล้ว ดังแสดงในภาคผนวก ข. ดังนั้น เมื่อต้องการนำไปใช้งานจะต้องมีการบอกถึงชื่อของ package และที่เก็บของ package หรือ LIBRARY ดังตารางที่ 2.1

ตารางที่ 2.1 รายละเอียดของ package ที่ถูกกำหนดไว้แล้ว

|         |                    | d d                                                                                                                                                                                                                                                                                                                                                                  |
|---------|--------------------|----------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|
| LIBRARY | Package            | รายละเอียด                                                                                                                                                                                                                                                                                                                                                           |
| ieee    | std_logic_1164     | เป็น package มาตรฐานสำหรับภาษา VHDL ที่มี<br>ประเภทข้อมูล<br>o STD_LOGIC<br>o STD_LOGIC_VECTOR                                                                                                                                                                                                                                                                       |
|         | std_logic_arith    | <ul> <li>เป็น package ที่มีประเภทข้อมูล</li> <li>o SIGNED</li> <li>o UNSIGNED</li> <li>o ฟังก์ชันการแปลงค่าข้อมูล เช่น</li> <li>o conv_integer(p)</li> <li>o conv_unsinged(p,b)</li> <li>o conv_signed(p,b)</li> <li>o conv_std_logic_vector(p,b)</li> <li>o การกระทำทางคณิตศาสตร์และการเปรียบเทียบ</li> <li>สำหรับ</li> <li>o SIGNED</li> <li>o UNSIGNED</li> </ul> |
|         | std_logic_unsigned | เป็น package ที่อนุญาตให้ใช้ประเภทข้อมูล<br>o STD_LOGIC_VECTOR<br>ถ้าหากมีการกำหนดประเภทของข้อมูลเป็น UNSIGNED                                                                                                                                                                                                                                                       |
|         | std_logic_signed   | เป็น package ที่อนุญาตให้ใช้ประเภทข้อมูล<br>o STD_LOGIC_VECTOR<br>ถ้าหากมีการกำหนดประเภทของข้อมูลเป็น SIGNED                                                                                                                                                                                                                                                         |

ตารางที่ 2.1 รายละเอียดของ package ที่ถูกกำหนดไว้แล้ว (ต่อ)

| LIBRARY | Package        | รายละเอียด                                                                                                                                            |
|---------|----------------|-------------------------------------------------------------------------------------------------------------------------------------------------------|
| ieee    | numeric_std    | เป็น package ที่ใช้สำหรับการกระทำทางคณิตศาสตร์<br>สำหรับ ที่มีการอ้างถึงในหลาย package เช่น<br>std_logic_arith std_logic_unsigned<br>std_logic_signed |
| work    | กำหนดจากผู้ใช้ | เป็น package ที่กำหนดขึ้นโดยผู้ใช้                                                                                                                    |

ตัวอย่างและรายละเอียดของกลุ่มของประเภทข้อมูลที่ถูกกำหนดไว้แล้ว

1. BOOLEAN เป็นประเภทของข้อมูลที่ให้ค่าเป็น FALSE และ TRUE

#### ตัวอย่างการใช้งานเช่น

```
ARCHITECTURE behav OF ex_boolean IS
2
    BEGIN
3
        PROCESS(...)
4
         BEGIN
5
           IF resetn = '0' THEN
7
           ELSE
8
9
           END IF;
10
        END PROCESS;
11 END behav;
```

o เป็นการตรวจเงื่อนไขว่าตัวแปร resetn มีค่าเท่ากับ 0 หรือไม่ ถ้าเป็นจริงจะทำตามคำสั่ง ในบรรทัดที่ 6 แต่ถ้าไม่ใช่หรือเป็นเท็จ จะทำตามคำสั่งในบรรทัดที่ 8

```
ARCHITECTURE behav OF ex_boolean2 IS
2
3
     BEGIN
4
       PROCESS(...)
5
         BEGIN
6
            IF a >= b THEN
               . . .
8
           ELSE
10
           END IF;
11
        END PROCESS;
12 END behav;
```

เป็นการตรวจเงื่อนไขระหว่างตัวแปร a และ b ถ้าตัวแปร a มีค่ามากกว่าหรือค่าเท่ากับ b
 เป็นจริงจะทำตามคำสั่งในบรรทัดที่ 7 แต่ถ้าไม่ใช่หรือเป็นเท็จ จะทำตามคำสั่งในบรรทัดที่ 9
 โดยทั้งตัวแปร a และ b จะต้องประเภทของข้อมูลกลุ่มเดียวกัน

2. **BIT** เป็นประเภทของข้อมูลที่ให้ค่าเป็น '0' และ '1' เท่านั้น

#### ตัวอย่างการใช้งานเช่น

```
ARCHITECTURE behav OF ex_bit IS
2
  SIGNAL a,b : BIT;
   BEGIN
3
4
    PROCESS(...)
5
        BEGIN
         IF a >= b THEN
7
8
          ELSE
9
10
         END IF;
11
       END PROCESS;
12 END behav;
```

- o เป็นการกำหนดให้ตัวแปร a และ b เป็นตัวแปรประเภทข้อมูลแบบ BIT ที่มีขนาด 1 บิต
- 3. BIT\_VECTOR เป็นกลุ่มของประเภทข้อมูลแบบ BIT ที่มีค่ามากกว่าหนึ่งบิตขึ้นไป

#### ตัวอย่างการใช้งานเช่น

o เป็นการกำหนดให้ตัวแปร a เป็นตัวแปรประเภทข้อมูลแบบ BIT\_VECTOR มีขนาด 4 บิต โดยบิตสูงสุดอยู่ทางด้านซ้ายมือ และกำหนดให้ตัวแปร b เป็นตัวแปรประเภทข้อมูลแบบ BIT\_VECTOR มีขนาด 8 แต่บิตสูงสุดอยู่ทางด้านขวามือ ในบรรทัดที่ 5 ตัวแปร a จะมี ค่าเท่ากับ 01102 บรรทัดที่ 6 ตัวแปร b จะมีค่าเท่ากับ 000011102



ข้อสังเกต การเขียนข้อมูลขนาด 1 บิต จะใช้เครื่องหมายอัญประกาศครอบ ( ` ') ส่วนการเขียน ข้อมูลที่ขนาดมากกว่า 1 บิต จะใช้เครื่องหมายอัญประกาศสองตัวครอบ ( ` ")

4. INTEGER เป็นประเภทของข้อมูลที่ให้ค่าตัวเลขจำนวนต็มขนาด 32 บิต มีค่าอยู่ระหว่าง -2,147,483,647 ถึง +2,147,483,647

#### ตัวอย่างการใช้งานเช่น

เป็นการกำหนดตัวแปร a ให้มีค่าเท่ากับ 200 และตัวแปร b ให้ค่าเท่ากับ -100 โดยที่ตัว แปร a และ b สามารถรับค่าที่อยู่ในช่วงระหว่าง -2,147,483,647 ถึง +2,147,483,647



บางครั้งในการกำหนดค่าให้กับตัวแปรนั้นสามารถกำหนดให้เป็นเลขฐานสอง ฐานแปด ฐานสิบหก และฐานสิบก็ได้ ดังตัวอย่างต่อไปนี้

```
1 a_vect <= "1100_0011_0011_1100"; --ระบุเลขฐานสอง หรือ
2 a_vect <= "1100001100111100"; --ระบุเลขฐานสอง หรือ
3 a_vect <= X"C33C"; --ระบุเลขฐานสิบหก หรือ
4 a_vect <= 49980; --ระบุเลขฐานสิบ หรือ
5 a_vect <= X"141474"; --ระบุเลขฐานแปด
```

5. **NATURAL** เป็นประเภทของข้อมูลที่ให้ค่าตัวเลขจำนวนต็มบวกเท่านั้น มีค่าอยู่ระหว่าง **0** ถึง 2,147,483,647

```
c <= 1234;
```

- o ตัวแปร c จะถูกกำหนดให้มีค่าเท่ากับ 1234 โดยตัวแปร c เป็นประเภทข้อมูลแบบ NATURAL หรือ INTEGER ก็ได้
- 6. **REAL** เป็นประเภทของข้อมูลที่ให้ค่าที่อยู่ระหว่าง -1.0E38 ถึง +1.0E38

```
y <= 1.25E-5;
```

- o ตัวแปร y จะถูกกำหนดให้มีค่าเท่ากับ 1.25E-5 แต่ค่าประเภทนี้ไม่สามารถนำไป สังเคราะห์ใช้งานได้
- 7. **std\_logic** และ **std\_logic\_vector** เป็นประเภทของข้อมูลที่ให้ค่าด้วยกัน 8 ค่า คือ (`X' `0' `1' `Z' `W' `L' `H' `-')

#### ตัวอย่างการใช้งานเช่น

```
1 ARCHITECTURE behav OF ex_std_logic IS
2 SIGNAL x : STD_LOGIC;
3 SIGNAL y : STD_LOGIC_VECTOR(3 DOWNTO 0):= "0101";
4 BEGIN
5 ...
6 END behav;
```

o ตัวแปร x จะถูกกำหนดให้มีขนาดหนึ่งบิต เป็นประเภทข้อมูลแบบ STD\_LOGIC ส่วนตัว แปร y จะถูกกำหนดให้มีขนาด 4 บิต โดยมีค่าเริ่มต้นเท่ากับ 0101 แต่เป็นประเภท ข้อมูลแบบ STD\_LOGIC\_VECTOR โดยบิตสูงสุดอยู่ทางด้านซ้ายมือ

8. STD\_ULOGIC และ STD\_ULOGIC\_VECTOR เป็นประเภทของข้อมูลที่ให้ค่าด้วยกัน 9 ค่า คือ (`U' `X' `0' `1' `Z' `W' `L' `H' `-')

#### ตัวอย่างการใช้งานเช่น

- o ตัวแปร x จะถูกกำหนดให้มีขนาดหนึ่งบิต เป็นประเภทข้อมูลแบบ STD\_ULOGIC ส่วนตัว แปร  $_{
  m Y}$  จะถูกกำหนดให้มีขนาด 4 บิต เป็นประเภทข้อมูลแบบ STD\_ULOGIC โดยมีค่า เริ่มต้นเท่ากับ  $^{
  m v}$ 0101"
- 9. TIME เป็นประเภทของข้อมูลที่ให้ค่าเป็นหน่วยเวลาที่มีค่าพื้นฐาน

#### ตัวอย่างการใช้งานเช่น

- o ตัวแปร c จะเท่ากับตัวแปร a เมื่อเวลาผ่านไป 10 นาโนวินาที หลังจากตัวแปร sel\_0 มี ค่าเท่ากับ '0' และเท่ากับตัวแปร b เมื่อเวลาผ่านไป 10 นาโนวินาที หลังจากตัวแปร sel\_0 มีค่าเท่ากับ '1'
- 10.CHARACTER เป็นประเภทของข้อมูลที่ให้ค่าเป็น พยัญชนะอักษร เครื่องหมายพิเศษ และอักษร พิเศษ

#### 2.2 ประเภทของข้อมูลที่ผู้ใช้กำหนดเอง (User-Defined Data Type)

ประเภทของข้อมูลที่ผู้ใช้กำหนดเองจะมีอยู่ด้วยกัน 2 แบบคือ integer และ enumerated การใช้งาน จะต้องใช้ร่วมกับชุดคำสั่ง TYPE ประกอบด้วยเสมอ

#### 2.2.1 ประเภทของข้อมูลที่ผู้ใช้กำหนดเอง แบบ integer

ข้อมูลที่ผู้ใช้กำหนดในกลุ่มนี้ จะเป็นกลุ่มของตัวเลขที่ให้ค่าเป็นจำนวนต็ม ที่มีค่าอยู่ในช่วง -2147483647 ถึง +2147483647 ซึ่งสามารถกำหนดช่วงในการใช้งานตามความเหมาะสม เช่น

```
1 ARCHITECTURE behav OF ex_integer IS
2 TYPE my_integer IS RANGE 0 to 255;
3 SIGNAL q : my_integer;
4 BEGIN
5 ...
6 END behav;
```

o ประเภทของข้อมูลชื่อ my\_integer มีการกำหนดค่าใช้งานอยู่ระหว่าง 0 ถึง 255 ซึ่งตัว แปร q นี้เป็นข้อมูลย่อย(subtype) ของ my\_integer อีกทีหนึ่ง

#### 2.2.2 ประเภทของข้อมูลที่ผู้ใช้กำหนดเอง แบบ enumerated

ข้อมูลที่ผู้ใช้กำหนดในกลุ่มนี้ จะเป็นลักษณะของกลุ่มคำหรือค่าที่ผู้ใช้ทำการแจกแจงไว้ เช่น

```
1 ARCHITECTURE behav OF ex_enum IS
2 TYPE state IS (idle,forward,backward,start,stop);
3 SIGNAL id : state;
4 BEGIN
5 ...
6 END behav;
```

o ประเภทของข้อมูลนี้ชื่อ state เป็นลักษณะของกลุ่มคำที่แสดงถึงสถานะของวงจร ซึ่ง สามารถแจกแจงสถานะได้เป็น idle forward backward start และ stop

#### 2.3 ข้อมูลย่อย (Subtypes)

ในส่วนของ ประเภทของข้อมูลที่กำหนดไว้แล้วและ ผู้ใช้กำหนดขึ้นเอง สามารถที่จะแบ่งออกเป็นกลุ่มย่อยลง ไปได้อีก ที่เรียกว่า ข้อมูลย่อยหรือ Subtype

```
1 ARCHITECTURE behav OF ex_sub IS
2 TYPE color IS (red,green,blue,white);
3 SUBTYPE my_color IS color RANGE red TO blue;
4 SIGNAL shirt_id : my_color;
5 BEGIN
6 ...
7 END behav;
```

o ข้อมูลย่อยชื่อ my\_color จะทำการอ้างอิงค่าจาก ข้อมูลหลักที่มีชื่อว่า color ซึ่งมีค่าเป็น red green blue และ white แต่ข้อมูลย่อย my\_color นี้มีการระบุค่าใช้งานที่อยู่ ในช่วง red green และ blue เท่านั้น

#### 2.4 ข้อมูลอะเรย์ (Array)

ข้อมูลอะเรย์เกิดขึ้นจากการนำเอาข้อมูลประเภทเดียวกัน มารวมเป็นกลุ่มของข้อมูล เพื่อประโยชน์ในการ นำไปใช้งาน ซึ่งข้อมูลอะเรย์นี้จะมีทั้งที่เป็นกลุ่มข้อมูลอะเรย์หนึ่งมิติ (หนึ่งแถวหรือหนึ่งหลัก) ข้อมูลอะเรย์ สองมิติ (เกิดจากหนึ่งแถวคูณด้วยหนึ่งหลัก) หรืออาจจะมีหลายๆมิติก็ได้ จากรูปที่ 2.1 จะเห็นว่ารูป(ก) เป็นข้อมูล scalar จำนวนหนึ่งค่า รูป(ข) เป็นข้อมูลขนาดหนึ่งมิติ รูป(ค) เป็นข้อมูลขนาดสองมิติ และ สุดท้าย รูป(ง) เป็นข้อมูลอะเรย์แบบสองมิติเหมือนกัน เพียงแต่แตกต่างกันตรงที่เป็นการนำเอาข้อมูล scalar หลายๆค่ามาวางเรียงกัน



รูปที่ 2.1 ประเภทของข้อมูลอะเรย์

จากหัวข้อ 2.1 ข้อมูลที่เป็นสกาล่าร์ (scalar) จะได้แก่ข้อมูลประเภท

- BIT
- STD\_LOGIC
- STD\_ULOGIC
- BOOLEAN

ส่วนข้อมูลที่เป็นอะเรย์หรือเวกเตอร์ (vector) ได้แก่

- BIT\_VECTOR
- STD\_LOGIC\_VECTOR
- STD\_ULOGIC
- SIGNED
- UNSIGNED
- INTEGER

ในการนำข้อมูลอะเรย์ไปใช้งาน เช่นข้อมูลสองมิตินั่นผู้ใช้จะต้องกำหนดขึ้นมาเอง โดยใช้คำสั่ง TYPE เป็น ตัวกำหนด และในกรณีที่ต้องใช้ข้อมูลเวกเตอร์ใหม่ ก็ต้องกำหนดประเภทของข้อมูลพร้อมด้วยประเภทของตัว แปรสัญญาณ อันได้แก่ SIGNAL และ VARIABLE นั่นเอง (อธิบายไว้ในหัวข้อที่ 5.2) ลักษณะตัวอย่าง การใช้ข้อมูลอะเรย์

- 1 ARCHITECTURE behav OF ex\_array IS
  2 TYPE row IS ARRAY (7 DOWNTO 0) OF STD\_LOGIC;
  3 TYPE matrix IS ARRAY (0 TO 3) OF row;
  4 SIGNAL x: matrix;
  5 BEGIN
  6 ...
- o ตัวแปร row เป็นประเภทข้อมูลอะเรย์ขนาดหนึ่งมิติ ตัวแปร matrix เป็นประเภทข้อมูลอะเรย์ขนาดสองมิติ ตัวแปร x เป็นข้อมูลอะเรย์ขนาด หนึ่งมิติคูณหนึ่งมิติ โดยใช้ตัวแปรสัญญาณประเภท SIGNAL

- o ตัวแปร mat เป็นข้อมูลอะเรย์ขนาด หนึ่งมิติคูณหนึ่งมิติ โดยทำการระบุหรือกำหนดมาจาก ประเภทของข้อมูลที่ถูกกำหนดไว้ ในหัวข้อที่ 2.1
- ⇒ การกำหนดค่าเริ่มต้นการใช้งานข้อมูลอะเรย์ สามารถกระทำได้ใช้ลักษณะการส่งผ่านค่าโดยใช้ เครื่องหมาย := หลังค่าตัวแปร

o ตัวแปร row1 และ row2 เป็นประเภทข้อมูลอะเรย์ขนาดหนึ่งมิติ ที่มีค่าเริ่มต้นเป็น "0001" เหมือนกัน แต่มีลักษณะการเขียนที่แตกต่างกัน

#### 2.5 ข้อมูลเรคอร์ด (Record)

ข้อมูลเรคอร์ด เป็นข้อมูลที่มีลักษณะคล้ายกับข้อมูลอะเรย์ แต่ภายในของเรคอร์ดสามารถที่จะมีประเภทของ ข้อมูลที่แตกต่างกันได้ดังตัวอย่างต่อไปนี้

```
1 ARCHITECTURE behav OF ex_rec IS
2 TYPE birthday IS RECORD
3 day: INTEGER RANGE 1 TO 31;
4 month: month_name;
5 END RECORD;
6 BEGIN
7 ...
```

o ตัวแปร birthday เป็นประเภทข้อมูลเรคอร์ด ซึ่งภายในประกอบด้วยตัวแปร day เป็น ประเภทข้อมูล INTEGER และตัวแปร month เป็นประเภทข้อมูล month\_name (ประเภทของข้อมูลที่ผู้ใช้กำหนดเอง)

#### 2.6 ประเภทข้อมูลที่คิดเครื่องหมาย (signed) และ ไม่คิดเครื่องหมาย (unsigned)

ประเภทของข้อมูลที่คิดเครื่องหมายและไม่คิดเครื่องหมาย เป็นประเภทข้อมูลที่จะใช้กับชุดคำสั่งที่กระทำกัน ทางคณิตศาสตร์ ลักษณะของประเภทข้อมูลที่คิดเครื่องหมายนั้น จะพิจารณาข้อมูลตัวทุก ๆ ตัว ยกเว้นบิต สูงสุดของข้อมูล ซึ่งบิตสูงสุดนี้จะเป็นตัวบ่งบอกลักษณะค่าของตัวเลข ถ้าบิตสูงสุดมีค่าเป็น `1' นั่นก็แสดง ว่ากลุ่มตัวเลขนั้น ๆมีค่าเป็นลบ และในทางตรงกันข้ามถ้าเป็น `0' กลุ่มตัวเลขนั้น ๆมีค่าเป็นบวก แต่ถ้าเป็น ประเภทข้อมูลที่ไม่คิดเครื่องหมาย จะพิจารณาข้อมูลทุกบิต ซึ่งสามารถอธิบายได้ดังนี้ คือ

ถ้าข้อมูลมีค่า "0101" ข้อมูลนี้เมื่อคิดเครื่องหมายและไม่คิดเครื่องหมายจะค่าเท่ากัน คือ เท่ากับ 5<sub>(10)</sub> ในทำนองเดียวถ้าข้อมูลมีค่า "1101" ข้อมูลนี้เมื่อคิดเครื่องหมายจะมีค่าเท่ากับ -3<sub>(10)</sub> (ต้องทำการคอม พลีเมนท์สองก่อน) และ ข้อมูลนี้เมื่อไม่คิดเครื่องหมายจะมีค่าเท่ากับ 13<sub>(10)</sub>

ลักษณะของการนำไปใช้งานของประเภทของข้อมูลที่คิดเครื่องหมายและไม่คิดเครื่องหมาย เมื่อต้องการใช้กับ ชุดคำสั่งที่กระทำกันทางคณิตศาสตร์ จะต้องมีการเรียกใช้ package ชื่อ std\_logic\_arith จาก LIBRARY ieee เสมอ ดังแสดงในตัวอย่าง

```
LIBRARY ieee;
1
2 USE ieee.std_logic_1164.all;
3 USE ieee.std_logic_arith.all;
  ARCHITECTURE behav OF ex sig1 IS
5
6 SIGNAL a: SIGNED (7 DOWNTO 0);
7
  SIGNAL b: SIGNED (7 DOWNTO 0);
  SIGNAL x: SIGNED (7 DOWNTO 0);
10 BEGIN
                          -- ใช้งานได้
        v \le a + b;
11
                         -- ไม่สามารถใช้งานได้
12
        w <= a AND b;
13 END behav;
```

o จากข้อมูลตัวแปร a และ b เป็นประเภทของข้อมูลที่คิดเครื่องหมาย สามารถกระทำกัน ทางด้านคำสั่งคณิตศาสตร์ได้ แต่ไม่สามารถกระทำกันทางด้านตรรกะได้

```
1 LIBRARY ieee;
2 USE ieee.std_logic_1164.all;
3 ...
4 ARCHITECTURE behav OF ex_sig2 IS
5 SIGNAL a: STD_LOGIC_VECTOR (7 DOWNTO 0);
6 SIGNAL b: STD_LOGIC_VECTOR (7 DOWNTO 0);
7 SIGNAL x: STD_LOGIC_VECTOR (7 DOWNTO 0);
8 ...
9 BEGIN
10 v <= a + b; -- ไม่สามารถใช้งานได้
11 w <= a AND b; -- ใช้งานได้
12 END behav;
```

o จากข้อมูลตัว a และ b เป็นข้อมูลอะเรย์ นั่นก็แสดงว่าเป็นข้อมูลที่ไม่คิดเครื่องหมาย <u>ไม่</u> สามารถกระทำกันทางด้านคำสั่งคณิตศาสตร์ได้ เนื่องจากไม่มีการระบุการใช้งานของ package ทางด้าน คณิตศาสตร์แต่สามารถกระทำกันทางด้านตรรกะ

```
LIBRARY ieee;
  USE ieee.std_logic_1164.all;
  USE ieee.std_logic_arith.all;
4
5
  ARCHITECTURE behav OF ex sig3 IS
  SIGNAL a: STD_LOGIC_VECTOR (7 DOWNTO 0);
7
  SIGNAL b: STD_LOGIC_VECTOR (7 DOWNTO 0);
  SIGNAL x: STD_LOGIC_VECTOR (7 DOWNTO 0);
8
9
10 BEGIN
    v <= a + b; -- ใช้งานได้
11
                        -- ใช้งานได้
      w <= a AND b;
12
13 END behav;
```

o จากข้อมูลตัวแปร a และ b เป็นข้อมูลอะเรย์ นั่นก็แสดงว่าเป็นข้อมูลที่ไม่คิดเครื่องหมาย <u>สามารถกระทำกันทางด้านคำสั่งคณิตศาสตร์</u>ได้ เนื่องจากมีการระบุการใช้งานของ package ทางด้าน คณิตศาสตร์ และสามารถกระทำกันทางด้านตรรกะ ได้ด้วย

#### 2.7 การแปลงค่าข้อมูล (data conversion)

ขีดความสามารถของ VHDL เมื่อมีการกระทำกันไม่ว่าจะเป็น การกระทำทางด้านคณิตาสตร์ ทางด้านตรรกะ จะกระทำกันได้เฉพาะข้อมูลประเภทเดียวเท่านั้น ดังนั้นฟังก์ชันการแปลงค่าข้อมูลจึงจำเป็นอย่างยิ่งที่จะต้องมี และฟังก์ชั่นการแปลงค่าข้อมูลนั่นมีอยู่หลากหลายชนิดด้วยกัน อันได้แก่

- conv\_integer(p)
- conv\_unsigned(p,b)
- conv\_signed(p,b)
- conv\_std\_logic\_vector(p,b)

ตารางที่ 2.2 ฟังก์ชั่นของการแปลค่าข้อมูล

| ฟังก์ชั่น                  | ความหมาย                                                |
|----------------------------|---------------------------------------------------------|
|                            | เป็นฟังก์ชั่นในการแปลงข้อมูล p ซึ่งเป็นประเภทข้อมูล     |
| conv_integer(p)            | signed unsigned และ std_ulogic ให้เป็น                  |
|                            | ประเภทข้อมูล INTEGER                                    |
|                            | ฟังก์ชั่น เป็นฟังก์ชั่นในการแปลงข้อมูล p ซึ่งเป็นประเภท |
| gent ungigned (n. h.)      | ข้อมูล INTEGER SIGNED รเGNED และ                        |
| conv_unsigned(p,b)         | std_ulogic ให้เป็นประเภทข้อมูล unsigned ตาม             |
|                            | ขนาดจำนวน ๒ บิต                                         |
|                            | เป็นฟังก์ชั่นในการแปลงข้อมูล p ซึ่งเป็นประเภทข้อมูล     |
| conv_signed(p,b)           | integer unsigned และ std_ulogic ให้เป็น                 |
|                            | ประเภทข้อมูล SIGNED ตามขนาดจำนวน b บิต                  |
|                            | เป็นฟังก์ชั่นในการแปลงข้อมูล p ซึ่งเป็นประเภทข้อมูล     |
| conv_std_logic_vector(p,b) | integer unsigned และ signed ให้เป็นประเภท               |
|                            | ข้อมูล STD_LOGIC_VECTOR ตามขนาดจำนวน bบิต               |

#### ตัวอย่างการนำไปใช้งาน

```
1 LIBRARY ieee;
2 USE ieee.std_logic_1164.all;
3 ...
4 ARCHITECTURE behav OF ex_conv IS
5 TYPE long IS INTEGER RANGE -100 TO 100;
6 TYPE short IS INTEGER RANGE -10 TO 10;
7 SIGNAL x : short;
8 SIGNAL y : long;
9 BEGIN
10 ...
11 y <= 2*x + 5; -- ไม่สามารถใช้งานได้
12 ...
13 END behav;
```

o จากข้อมูลตัวแปร  $\mathbf x$  และ  $\mathbf y$  ไม่สามารถนำผลลัพธ์ของ  $2^*\mathbf x$  + 5 ส่งผ่านค่าไปยัง  $\mathbf y$  เนื่องจากค่าของ  $\mathbf x$  และ  $\mathbf y$  เป็นคนละประเภทกัน

```
LIBRARY ieee;
  USE ieee.std_logic_1164.all;
  USE ieee.std_logic_arith.all;
  ARCHITECTURE behav OF ex_conv2 IS
   SIGNAL a: UNSIGNED (7 DOWNTO 0);
   SIGNAL b: UNSIGNED (7 DOWNTO 0);
   SIGNAL y: STD_LOGIC_VECTOR (7 DOWNTO 0);
   BEGIN
10
   y <= CONV_STD_LOGIC_VECTOR ((a+b), 8);</pre>
11
13
   END behav;
12
    . . .
13 END behav;
```

o จากข้อมูลตัวแปร a และ b เป็นประเภทข้อมูล UNSIGNED ขนาด 8 บิต เมื่อนำมากระ กระทำกันทางคณิตศาสตร์แล้ว จะส่งผ่านค่าไปยัง y โดยใช้ฟังก์ชั่น CONV\_STD\_LOGIC\_VECTOR ช่วย

#### 2.8 ตัวอย่างการเขียนโปรแกรมภาษา VHDL

ตัวอย่างที่ 2.1เป็นการออกแบบวงจรบวกเลขฐานสอง ขนาด 4 บิต โดยใช้ประเภทข้อมูลแบบ SIGNEDคำอธิบายการบวกเลขขนาด 4 บิต จะกำหนดให้มีอินพุท 2 ตัวแปรคือ a และ b มีขนาด 4 บิตและเอาท์พุทของผลบวกเป็นตัวแปร x มีขนาด 4 บิต ซึ่งตัวแปรทั้งสามจะต้องเป็นประเภทข้อมูลแบบ SIGNED เหมือนกัน

เมื่อนำแฟ้มข้อมูลไปทำการจำลองดูรูปสัญญาณ จะทำให้ได้รูปสัญญาณอินพุทและเอาท์พุท ดังแสดงในรูปที่ 2.2 เช่นกัน

| <b>⊞</b> a S-1 | 5 \ -8 | X -5 X -2 | X 1 X 4               | X 7 X -6 | X -3 X 0   |
|----------------|--------|-----------|-----------------------|----------|------------|
| <b>⊞</b> b S-2 | 2 X 4  | (6 )(-8   | X -6 X -4             | X -2 X 0 | X 2 X 4 X  |
| <b>⊞</b> x S-8 | 7 ) 4  | X 1 X 6   | <b>)</b> 5 <b>)</b> 0 | ¥ 5 ¥ -6 | )K -1 )K 4 |

รูปที่ 2.2 ผลการจำลองรูปคลื่นสัญญาณ ตัวอย่างที่ 2.1

<u>ตัวอย่างที่ 2.2</u> เป็นการออกแบบวงจรบวกเลขฐานสอง ขนาด 4 บิต โดยใช้ประเภทข้อมูลแบบ SIGNED INTEGER ร่วมด้วยฟังก์ชั่นการแปลงข้อมูล CONV\_INTEGER

คำอธิบาย การบวกเลขขนาด 4 บิต จะกำหนดให้มีอื่นพุท 2 ตัวแปรคือ a และ b มีขนาด 4 บิต เป็นประเภทข้อมูลแบบ SIGNED และเอาท์พุทของผลบวกเป็นตัวแปร sum มีขนาด 4 บิต แต่เป็นประเภทข้อมูลแบบ INTEGER

เมื่อนำแฟ้มข้อมูลไปทำการจำลองดูรูปสัญญาณ จะทำให้ได้รูปสัญญาณอินพุทและเอาท์พุท ดังแสดงในรูปที่ 2.2 เช่นกัน



รูปที่ 2.2 ผลการจำลองรูปคลื่นสัญญาณ ตัวอย่างที่ 2.2

#### 2.9 โจทย์ปัญหา

กำหนดให้ ประเภทของข้อมูลต่อไปนี้ สำหรับตอบคำถามในข้อ 1 และข้อ 2

```
TYPE array1 IS ARRAY (7 DOWNTO 0) OF STD_LOGIC;
TYPE array2 IS ARRAY (3 DOWNTO 0, 7 DOWNTO 0) OF STD_LOGIC;
TYPE array3 IS ARRAY (3 DOWNTO 0) OF array1;

SIGNAL a : BIT;
SIGNAL b : STD_LOGIC;:
SIGNAL x : array1;
SIGNAL y : array2;
SIGNAL w : array3;
SIGNAL z : STD_LOGIC_VECTOR (7 DOWNTO 0);
```

- 1. ให้หาขนาดของข้อมูล จากประเภทของข้อมูลที่กำหนดให้ (ว่าเป็น สกาล่าร์ เวกเตอร์ขนาด 1มิติ 2มิติ หรือ ขนาด 1x1มิติ)
- 2. จากตาราง ให้หาคำตอบของตัวแปรดังนี้ และพิจารณาถึงความถูกต้องของการส่งผ่านค่าว่าถูกต้อง หรือไม่

| การส่งผ่านค่า                         | คำตอบของตัวแปร                  |
|---------------------------------------|---------------------------------|
|                                       | และ การส่งผ่านค่าถูกต้องหรือไม่ |
| a <= x(2);                            |                                 |
| $b \le x(2);$                         |                                 |
| $b \le y(3,5);$                       |                                 |
| $b \le w(5)(3);$                      |                                 |
| $y(1)(0) \le z(7);$                   |                                 |
| $x(0) \le y(0,0);$                    |                                 |
| x <= "1110000";                       |                                 |
| a <= "0000000";                       |                                 |
| $y(1) \ll x;$                         |                                 |
| w(0) <= y;                            |                                 |
| w(1) <= (7=>'1', OTHERS=>'0');        |                                 |
| y(1) <= (0=>'0', OTHERS=>'1');        |                                 |
| w(2)(7 DOWNTO 0) <= x;                |                                 |
| $w(0)(7 DOWNTO 6) \le z(5 DOWNTO 4);$ |                                 |
| $x(3) \ll x(5)$ DOWNTO 5);            |                                 |
| $b \le x(5 DOWNTO 5);$                |                                 |
| y <= ((OTHERS=>'0'), (OTHERS=>'0'),   |                                 |
| (OTHERS=>'0'), "10000001");           |                                 |
| $z(6) \le x(5);$                      |                                 |
| $z(6 DOWNTO 4) \le x(5 DOWNTO 3);$    |                                 |
| $z(6 DOWNTO 4) \le y(5 DOWNTO 3);$    |                                 |
| y(6 DOWNTO 4) <= z(3 TO 5);           |                                 |
| y(0, 7 DOWNTO 0) <= z;                |                                 |
| w(2,2) <= '1';                        |                                 |

3

# ประเภทของตัวกระทำและ ตัวตรวจคุณลักษณะข้อมูล

Opertor and Attribute

ในการใช้งานภาษา VHDL นอกจากจะต้องเข้าโครงสร้างและประเภทข้อมูลแล้ว ยังต้องเข้าใจถึงลักษณะตัว กระทำข้อมูล และตัวตรวจคุณลักษณะข้อมูล ซึ่งถือว่าเป็นสิ่งที่สำคัญเช่นกัน ดังนั้นในบทนี้จะอธิบายถึง ประเภทของตัวกระทำตัวตรวจสอบคุณลักษณะข้อมูล ตัวตรวจสอบคุณลักษณะของสัญญาณ และการกำหนด ค่าพารามิเตอร์ของตัวแปร

#### 3.1 ประเภทของตัวกระทำ (Operators)

ตัวกระทำเป็นประเภทของข้อมูลที่ถูกกำหนดไว้แล้วในภาษา VHDL สามารถแบ่งออกเป็น 5 ประเภทใหญ่ๆ คือ

- ตัวกระทำชนิดการส่งผ่านค่า
- ตัวกระทำทางด้านลอจิก
- ตัวกระทำทางด้านคณิตศาสตร์
- ตัวกระทำทางด้านการเปรียบเทียบ
- 0 ตัวกระทำทางด้านการรวมข้อมูล

ตัวกระทำแต่ละประเภทจะมีการใช้งานที่แตกต่างกัน ดังนี้

#### 3.1.1 ตัวกระทำชนิดการส่งผ่านค่า(assignment)

จะมีคุณลักษณะที่ใช้ระบุหรือกำหนดค่าให้กับตัวแปรสัญญาณ ซึ่งได้แก่สัญญาณประเภท

- SIGNAL
- VARIABLE
- CONSTANT

ตัวกระทำชนิดการส่งผ่านค่านี้จะมีคุณลักษณะของการกำหนดค่าตามเครื่องหมายที่ใช้ ดังนี้

| เครื่องหมาย                                                                                                 | ความหมาย                                                   |  |
|-------------------------------------------------------------------------------------------------------------|------------------------------------------------------------|--|
| <=                                                                                                          | ใช้สำหรับกำหนดค่าให้ตัวแปรสัญญาณชนิด SIGNAL                |  |
| ใช้สำหรับกำหนดค่าให้ตัวแปรสัญญาณชนิด VARIABLE  และใช้กับตัวแปรสัญญาณ CONSTANT หรือ GENERIC เพื่อให เริ่มต้น |                                                            |  |
| =>                                                                                                          | ใช้สำหรับกำหนดค่าองค์ประกอบของเวกเตอร์ที่ละตัวหรือตัวอื่นๆ |  |

้ตัวกระทำชนิดการส่งผ่านค่าทั้งสามลักษณะนี้ เมื่อมีการนำไปใช้จะแตกต่างกัน ดังตัวอย่างต่อไปนี้

```
1    ARCHITECTURE behav OF ex_41 IS
2    SIGNAL x : STD_LOGIC;
3    VARIABLE y : STD_LOGIC_VECTOR(3 DOWNTO 0);
4    SIGNAL w: STD_LOGIC_VECTOR(0 TO 7);
5    ...
6          x <= '1';
7          y := "0000";
8          w <= "100000000";
9          w <= (0 =>'1', OTHERS =>'0');
10          ...
11    END behav;
```

#### จากตัวอย่าง สามารถอธิบายได้คือ

- x <= '1';</li>
   เป็นการกำหนดให้ข้อมูลที่มีค่า '1' ส่งผ่านไปยังตัวแปร x ที่เป็นตัวแปรชนิด SIGNAL
   หรือพูดง่าย ๆก็คือตัวแปร x มีข้อมูลค่าเท่ากับ '1' นั่นเอง
- y := "0000";
   เป็นการกำหนดให้ข้อมูลที่มีค่าเท่ากับ "0000" ส่งผ่านไปยังตัวแปร y ซึ่งเป็นประเภท ข้อมูลชนิด STD\_LOGIC\_VECTOR โดยที่บิตสูงสุดอยู่ทางซ้ายมือ
- w <= "10000000";</li>
   เป็นการกำหนดให้ข้อมูลที่มีค่า "10000000" ส่งผ่านไปยังตัวแปร w ซึ่งเป็นประเภท ข้อมูลชนิด STD\_LOGIC\_VECTOR โดยบิตสูงสุดอยู่ทางขวามือ
- w <= (0 =>'1', OTHERS =>'0');
   เป็นการกำหนดให้ข้อมูลที่มีค่า '1' ส่งผ่านไปยังตัวแปร w ที่ตำแหน่งบิต 0 และ ส่งผ่านข้อมูลที่มีค่า '0' ให้กับตำแหน่งบิตอื่นๆที่เหลือ (บิต 1 ถึง 7)

#### 3.1.2 ตัวกระทำทางด้านลอจิก (Logic)

ตัวกระทำทางลอจิกหรือตรรกะนี้ จะให้ผลลัพธ์จริงหรือเท็จ ซึ่งเป็นตัวกระทำเฉพาะ ดังนั้นจึงใช้ได้เฉพาะกับ ประเภทของข้อมูลที่เป็น

- BIT
- STD LOGIC
- STD\_ULOGIC
- BIT\_VECTOR
- STD\_LOGIC\_VECTOR
- STD\_ULOGIC\_VECTOR

ตัวกระทำทางด้านลอจิกแต่ละตัวจะมีความหมายและตัวอย่างใช้งานดังนี้

| ตัวกระทำการ | ความหมาย                  | ตัวอย่าง        |
|-------------|---------------------------|-----------------|
| AND         | การกระทำแบบแอนด์          | Z <= (A AND B)  |
| OR          | การกระทำแบบออร์           | Z <= (A OR B)   |
| NOT         | การกระทำแบบน๊อท           | Z <= NOT(A)     |
| NAND        | การกระทำแบบแนนด์          | Z <= (A NAND B) |
| NOR         | การกระทำแบบนอร์           | Z <= (A NOR B)  |
| XOR         | การกระทำแบบเอ็กคลูซีพออร์ | Z <= (A XOR B)  |
| XNOR        | การกระทำแบบเอ็กคลูซีพนอร์ | Z <= (A XNOR B) |

⇒ ในการใช้งานตัวกระทำ AND OR NAND NOR XOR ในภาษา VHDL ถือว่าเป็นตัวกระทำที่มีค่า ความสำคัญเท่ากัน แต่ตัวกระทำ NOT ถือว่าเป็นตัวกระทำที่มีลำดับสำคัญมากกว่า นั่นก็หมายความ ว่าจะกระทำก่อน ยกเว้นเสียแต่ว่าจะกำหนดให้กระทำในเครื่องหมายวงเล็บก่อน

#### ตัวอย่างการใช้งานเช่น

```
1 ARCHITECTURE behav OF ex_bit_vector IS
2 SIGNAL a,b,z : BIT;
3 SIGNAL va,vb,vx : BIT_VECTOR(0 TO 2);
4 BEGIN
5 z <= NOT a AND b; -- หมายถึงa'.b
6 vx <= va NOR vb; -- หมายถึง (va+vb)'
7 ...
8 END behav;
```

#### 3.1.3 ตัวกระทำทางด้านคณิตศาสตร์ (Arithmetic)

การใช้งานตัวกระทำชนิดนี้ จะสามารถนำไปใช้กับประเภทของข้อมูลได้หลายประเภท ได้แก่

- INTEGER
- SIGNED
- UNSIGNED
- STD\_LOGIC\_VECTOR \*
- ⇒ \*\*<u>ข้อแม้</u> ของการใช้ STD\_LOGIC\_VECTOR คือจะต้องมีการใช้ package ชื่อ
  std\_logic\_singed และ std\_logic\_unsinged จาก LIBRARY ชื่อ ieee เมื่อมีตัวแปร
  ประเภทของข้อมูลเป็น STD\_LOGIC\_VECTOR จึงจะสามารถที่กระทำการบวกและลบได้โดยตรง
  (ดังที่ได้อธิบายไว้แล้วในหัวข้อ 2.6)

#### ลักษณะของตัวกระทำหนิดนี้จะประกอบไปด้วย

| ตัวกระทำการ | ความหมาย           | ตัวอย่าง     |
|-------------|--------------------|--------------|
| +           | การบวก             | Z <= A+B     |
| -           | การลบ              | Z <= A-B     |
| *           | การคูณ             | Z <= A*B     |
| /           | การหาร             | Z <= A/B     |
| **          | ยกกำลัง            | Z <= 4**2    |
| MOD         | การหาร คิดเฉพาะเศษ | Z <= A MOD B |
| REM         | การหาร คิดเฉาะส่วน | Z <= A REM B |
| ABS         | ค่าจำนวนเต็ม       | Z <= ABS(A)  |

#### ตัวอย่างการใช้งานเช่น

```
1 ARCHITECTURE behav OF ex_bit_vector IS
2 SIGNAL a,b : INTEGER RANGE 0 TO 7;
3 SIGNAL z : INTEGER RANGE 0 TO 15;
4 BEGIN
5 z <= a + b;
6 END behav;</pre>
```

#### 3.1.4 ตัวกระทำทางด้านเปรียบเทียบ (Comparison)

ตัวกระทำชนิดนี้สามารถใช้ได้กับประเภทข้อมูลทุกประเภท จะให้ผลลัพธ์จริงหรือเท็จ ซึ่งใช้สำหรับตรวจสอบ เงื่อนไข ลักษณะของตัวกระทำชนิดนี้จะประกอบไปด้วย

| ตัวกระทำการ | ความหมาย            | ตัวอย่าง         |  |  |
|-------------|---------------------|------------------|--|--|
| =           | เท่ากัน             | IF (a = b) THEN  |  |  |
| /=          | ไม่เท่ากัน          | IF (a /= b) THEN |  |  |
| <           | น้อยกว่า            | IF (a < b) THEN  |  |  |
| >           | มากกว่า             | IF (a > b) THEN  |  |  |
| <=          | มากกว่าหรือเท่ากัน  | IF (a <= b) THEN |  |  |
| >=          | น้อยกว่าหรือเท่ากัน | IF (a >= b) THEN |  |  |

#### ตัวอย่างการใช้งานเช่น

```
ARCHITECTURE behav OF ex_comp IS
  SIGNAL a,b,z : BIT;
   BEGIN
3
4
5
         IF A = B THEN
           z <= `0';
7
          ELSE
8
           z <= '1';
9
          END IF;
10
11 END behav;
```

#### 3.1.5 ตัวกระทำทางด้านการรวมข้อมูล (Concatenation)

เป็นตัวกระทำที่สามารถนำสัญญาณย่อย ๆหรืออะเรย์ย่อยมาต่อกันหรือรวมกัน โดยใช้เครื่องหมาย &

| ตัวกระทำการ | ความหมาย                    | ตัวอย่าง   |  |  |  |  |
|-------------|-----------------------------|------------|--|--|--|--|
| &           | เป็นการรวมข้อมูลเข้าด้วยกัน | Z <= A & B |  |  |  |  |

#### ตัวอย่างการนำไปใช้งาน

```
1 ARCHITECTURE behav OF ex_conc IS
2 SIGNAL a,b,c : BIT;
3 SIGNAL a_bus,b_bus : BIT_VECTOR(2 DOWNTO 0);
4 SIGNAL t_bus : BIT_VECTOR(5 DOWNTO 0);
5 BEGIN
6 a_bus <= a & b & c; -- รวมสัญญาณ
7 t_bus <= a_bus & b_bus; -- รวมสัญญาณ
8 ...
9 END behav;
```

ตารางที่ 3.1 สรุปประเภทของตัวกระทำ

| ชนิดตัวกระทำ   | ตัวกระทำ(operator)              | ประเภทของข้อมูล(data type)                                              |  |  |  |
|----------------|---------------------------------|-------------------------------------------------------------------------|--|--|--|
| ด้านลอจิก      | NOT AND NAND OR NOR<br>XOR XNOR | BIT BIT_VECTOR STD_LOGIC, STD_LOGIC_VECTOR STD_ULOGIC STD_ULOGIC_VECTOR |  |  |  |
| คณิตศาสตร์     | + - * / **<br>(mod, rem, abs)   | INTEGER SIGNED UNSIGNED                                                 |  |  |  |
| การเปรียบเทียบ | = /= <<br>> <= >=               | ทุกประเภท                                                               |  |  |  |
| รวมข้อมูล      | & (,,,)                         | คล้ายกับตัวกระทำการแบบตรรกะรวมไปถึง<br>SIGNED และ UNSIGNED              |  |  |  |

#### 3.2 ตัวตรวจสอบคุณลักษณะข้อมูล (Data Attributes)

ตัวตรวจสอบคุณลักษณะข้อมูล เป็นคุณลักษณะอย่างหนึ่งที่จำเป็นต้องทราบ เพื่อนำไปใช้กำหนดการทำงาน ของวงจรที่ต้องการออกแบบ ซึ่งจะประกอบด้วยตัวตรวจสอบคุณลักษณะดังนี้

- d'LOW
- d'High
- d'LEFT
- d'RIGHT
- d'LENGTH
- d'RANGE
- d'REVERSE\_RANGE

ตัวตรวจสอบคุณลักษณะข้อมูลในแต่ละรูปแบบ จะมีความหมายดังนี้

|                                                          | ความหมาย                                                             |
|----------------------------------------------------------|----------------------------------------------------------------------|
| d'LOW                                                    | เป็นตัวตรวจเพื่อชี้ตำแหน่ง ต่ำสุดของข้อมูล                           |
| d'HIGH                                                   | เป็นตัวตรวจเพื่อชี้ตำแหน่ง สูงสุดของข้อมูล                           |
| d'LEFT                                                   | เป็นตัวตรวจเพื่อชี้ตำแหน่ง ทางซ้ายมือสุดของข้อมูล                    |
| d'RIGHT เป็นตัวตรวจเพื่อชี้ตำแหน่ง ทางขวามือสุดของข้อมูล |                                                                      |
| d'LENGTH                                                 | เป็นตัวตรวจเพื่อหา ขนาดความยาวของข้อมูล                              |
| d'RANGE เป็นตัวตรวจเพื่อหา ช่วงหรือย่านของข้อมูล         |                                                                      |
| d'REVERSE_RANGE                                          | เป็นตัวตรวจเพื่อหา ช่วงหรือย่านของข้อมูล ที่ให้ค่าตรงข้ามกับ d'RANGE |

#### ตัวอย่างการใช้งานเช่น

```
1 ARCHITECTURE behav OF ex_att IS
2 SIGNAL d : STD_LOGIC_VECTOR (7 DOWNTO 0);
3 ...
4 END behav;
```

- จากตัวอย่าง ถ้าใช้ตัวตรวจสอบคุณลักษณะข้อมูล
- ถ้าใช้ a 'Low จะได้ค่าเป็น 0
- ถ้าใช้ d'HIGH จะได้ค่าเป็น 7
- ถ้าใช้ d'LEFT จะได้ค่าเป็น 7
- ถ้าใช้ d'RIGHT จะได้ค่าเป็น 0
- ถ้าใช้ d'LENGTH จะได้ค่าเป็น 8

- ถ้าใช้ d'RANGE จะได้ค่าเป็น 7 DOWNTO 0
- ถ้าใช้ d'REVERSE RANGE จะได้ค่าเป็น 0 TO 7

โดยทั่วไปแล้วตัวตรวจสอบคุณลักษณะข้อมูล จะถูกนำไปใช้ในชุดคำสั่ง LOOP ดังตัวอย่างต่อไปนี้

```
1 ARCHITECTURE behav OF ex_att2 IS
2 SIGNAL x : STD_LOGIC_VECTOR (7 DOWNTO 0);
3 ...
4 FOR i IN RANGE(0 TO 7) LOOP ...
5 FOR i IN x'RANGE LOOP ...
6 FOR i IN RANGE (x'LOW TO x'HIGH) LOOP ...
7 FOR i IN RANGE (0 TO x'LENGTH-1) LOOP ...
8 ...
9 END behav;
```

จากตัวอย่าง
 บรรทัดที่ 4 เป็นการใช้งานปกติของชุดคำสั่ง LOOP
 บรรทัดที่ 5 ถึง 7 เป็นการใช้งาน ชุดคำสั่ง LOOP ร่วมกับตัวตรวจสอบคุณลักษณะข้อมูล

#### 3.3 ตัวตรวจสอบคุณลักษณะของสัญญาณ (Signal Attributes)

ตัวตรวจสอบคุณลักษณะของสัญญาณข้อมูล เป็นคุณลักษณะอย่างหนึ่งเหมือนกับตัวตรวจสอบคุณลักษณะ ข้อมูลที่จำเป็นต้องทราบ เพื่อนำไปใช้กำหนดการทำงานของวงจรที่ต้องการออกแบบ ซึ่งจะประกอบด้วย

- s'EVENT
- s'STABLE
- s'ACTIVE
- s'QUIET<time>
- s'LAST\_EVENT
- s'LAST\_ACTIVE
- s'LAST\_VALUE

ตัวตรวจสอบคุณลักษณะของสัญญาณ ในแต่ละรูปแบบ จะมีความหมายดังนี้

|                       | ความหมาย                                                          |  |  |
|-----------------------|-------------------------------------------------------------------|--|--|
| s'EVENT               | ให้ค่าเป็นจริง เมื่อตรวจสอบแล้วมีเหตุการณ์ของสัญญาณ ธ เกิดขึ้น    |  |  |
| ~/CEADIE              | ให้ค่าเป็นจริง เมื่อตรวจสอบแล้วไม่มีเหตุการณ์ของสัญญาณ ธ เกิดขึ้น |  |  |
| s'STABLE              | หรือค่าความมีเสถียรภาพของสัญญาณ ธ                                 |  |  |
| s'ACTIVE              | ให้ค่าเป็นจริง เมื่อตรวจสอบแล้ว สัญญาณ ธ มีค่าเป็น \1'            |  |  |
| s'QUIET <time></time> | ให้ค่าเป็นจริง เมื่อตรวจสอบแล้ว ไม่มีเหตุการณ์ในช่วงเวลาที่กำหนด  |  |  |
| S'LAST_EVENT          | ให้ค่าเป็นเวลา เมื่อตรวจสอบ เหตุการณ์ครั้งล่าสุดผ่านพันไป         |  |  |
| S'LAST_ACTIVE         | ให้ค่าเป็นเวลา เมื่อ สัญญาณ ธ มีค่าเป็น `1′ ครั้งล่าสุดผ่านพันไป  |  |  |
| s'LAST_VALUE          | ให้ค่าของสัญญาณ ธ ก่อนเหตุการณ์ครั้งล่าสุด                        |  |  |

โดยทั่วไปแล้วตัวตรวจสอบคุณลักษณะสัญญาณ จะถูกนำไปใช้ในชุดคำสั่ง IF และ WAIT ดังตัวอย่างต่อไปนี้

```
1 ARCHITECTURE behav OF ex_att3 IS
2 ...
3 IF (clk'EVENT AND clk = '1' THEN ...
4 IF (NOT clk'STABLE AND clk = '1' THEN ...
5 WAIT UNTIL (clk'EVENT AND clk = '1');
6 ...
7 END behav;
```

#### o จากตัวอย่าง

บรรทัดที่ 3 เป็นการตรวจสอบว่ามีเหตุการณ์ของสัญญาณ clk เกิดขึ้นหรือไม่

บรรทัดที่ 4 เป็นการตรวจสอบว่ามีสัญญาณ clk มีเสถียรภาพหรือไม่

บรรทัดที่ 5 เป็นการตรวจรอจนมีเหตุการณ์ของสัญญาณ clk เกิดขึ้น

#### 3.4 การประกาศใช้ Generic

เป็นส่วนที่มีไว้สำหรับประกาศหรือกำหนดค่าพารามิเตอร์ของตัวแปร โดยที่ไม่ต้องทำการแก้ในส่วนของ ARCHITECTURE ดังนั้นส่วนที่การประกาศไว้ GENERIC จึงเป็นส่วนมีความยืดหยุ่น ที่สามารถแก้ไขได้ เพิ่มเติมได้ภายหลัง โดยมีลักษณะกฎการเขียนดังนี้

```
ENTITY ...
GENERIC (parameter_name : parameter_type := parameter_value;
PORT ...
END ...;
```

#### 3.5 ตัวอย่างการเขียนโปรแกรมภาษา VHDL

 ตัวอย่างที่ 3.1
 การออกแบบวงจร Decoder ขนาดเข้า 3 ออก 8

 คำอธิบาย
 จากรูปเป็นวงจร Decoder มีขนาดอินพุท sel ขนาด 3 บิต และเอาท์พุท x ขนาด 8

 บิต ส่วนอินพุท ena ขนาด 1บิต เป็นส่วนที่มีไว้สำหรับอนุญาตให้มีการ decoder

 หรือไม่



รูปที่ 3.1 โครงสร้างของวงจร Decoder ขนาดเข้า 3 ออก 8

```
12 BEGIN
13
      PROCESS (ena, sel)
      VARIABLE temp1 : STD_LOGIC_VECTOR (x'HIGH DOWNTO 0);
15
      VARIABLE temp2 : INTEGER RANGE 0 TO x'HIGH;
16
      BEGIN
17
            temp1 := (OTHERS => '1');
18
            temp2 := 0;
19
            IF (ena='1') THEN
20
              FOR i IN sel'RANGE LOOP -- sel range is 2 downto 0
21
                 IF (sel(i)='1') THEN -- Bin-to-Integer conv.
22
                       temp2:=2*temp2+1;
23
24
                       temp2 := 2*temp2;
25
                   END IF;
26
               END LOOP;
27
               temp1(temp2):='0';
28
            END IF;
29
            x \le temp1;
30
      END PROCESS;
31 END generic_decoder;
```

- o จากตัวโปรแกรมจะเห็นว่ามีการเลือกใช้
  - ตัวกระทำ
    - **"+**" ในบรรทัดที่ 22
    - **\*\***" ในบรรทัดที่ 22 และ 24
  - ตัวส่งผ่านค่า
    - **":=**" ในบรรทัดที่ 17 18 22 24 และ 27
    - **"<="** ในบรรทัดที่ 29
    - **"=>" ในบรรทัดที่** 17
  - ตัวตรวจสอบคุณลักษณะข้อมูล
    - "x'HIGH" ในบรรทัดที่ 14 และ 15



รูปที่ 3.2 ผลการจำลองของตัวอย่างที่ 3.1

ในตัวอย่างนี้เมื่อเขียนเป็นภาษา VHDL แล้วนำไปจำลองดูผลจะได้ดังรูปที่ 3.2 จะพบว่าถ้าอินพุท sel = "000" (มีค่าเท่ากับ 0 ฐานสิบ) จะได้ x = "11111110" (มีค่าเท่ากับ 254 ฐานสิบ) และ เช่นเดียวกัน ถ้าอินพุท sel = "010" (มีค่าเท่ากับ 2 ฐานสิบ) จะได้ x = "11111011" (มีค่า เท่ากับ 251 ฐานสิบ)

# ตัวอย่างที่ 3.2การออกแบบวงจรกำเนิด parityคำอธิบายจากรูปเป็นวงจร parity มีขนาดอินพุท n-1 บิต และเอาท์พุท n บิต เมื่อใช้GENERIC เราสามารถที่จะกำหนด n ที่เท่าใดก็ได้ ซึ่งจะทำให้ค่าตัว n ในทุกส่วนของโปรแกรมเปลี่ยนไปด้วย จึงทำให้ง่ายต่อการปรับปรุง



รูปที่ 3.3 โครงสร้างของวงจร parity

```
2 ENTITY parity_gen IS
    GENERIC (n : INTEGER := 7);
3
    PORT ( input: IN BIT_VECTOR (n-1 DOWNTO 0);
5
           output: OUT BIT_VECTOR (n DOWNTO 0));
6 END parity_gen;
8 ARCHITECTURE Behavior OF parity_gen IS
9 BEGIN
    PROCESS (input)
10
11
     VARIABLE temp1: BIT;
     VARIABLE temp2: BIT_VECTOR (output'RANGE);
...p2: BIT

14 temp1 := '0';

15 FOR i JN :

16
          FOR i IN input'RANGE LOOP
            temp1 := temp1 XOR input(i);
17
                 temp2(i) := input(i);
18
          END LOOP;
19
          temp2(output'HIGH) := temp1;
20
           output <= temp2;
21 END PROCESS;
22 END Behavior;
```

| Name:         | √alue  | 100. | Ons 200   | .Ons 300    | .Ons 400 | .Ons 500 | Ons 600 | .Ons 700.   | Ons 800. | .Ons        |
|---------------|--------|------|-----------|-------------|----------|----------|---------|-------------|----------|-------------|
| input input   | ŢΗ04 Ţ | 00   | <u>01</u> | 02          | 03       | 04       | (05)    | ( 06 )      | 07       | 08          |
| output output | H 03   | 00   | 81        | <b>X</b> 82 | ( 03     | 84       | 05      | <b>X</b> 06 | 87       | <b>X</b> 88 |

รูปที่ 3.4 ผลการจำลองของตัวอย่างที่ 3.2

ในตัวอย่างนี้เมื่อเขียนเป็นภาษา VHDL แล้วนำไปจำลองดูผลจะได้ดังรูปที่ 3.4 จะพบว่าถ้าอินพุท input = "0000000" (มีค่าเท่ากับ 0 ฐานสิบหก) จะได้ output = "0000000" (มีค่าเท่ากับ 0 ฐานสิบหก) และเช่นเดียวกัน ถ้าอินพุท input = "0000001" (มีค่าเท่ากับ 1 ฐานสิบ) จะได้ output = "10000001" (มีค่าเท่ากับ 81 ฐานสิบหก)

#### 3.6 โจทย์ปัญหา

f/4 e/3

 $e \le d$ 

d(6 DOWNTO 3) := b

```
กำหนดให้ ใช้ตัวแปรดังต่อไปนี้ สำหรับตอบคำถามในข้อ 1 ถึง 3
   SIGNAL a : BIT := '1';
   SIGNAL b : BIT_VECTOR (3 DOWNTO 0) := "1100";
   SIGNAL c : BIT_VECTOR (3 DOWNTO 0) := "0010";
   SIGNAL d : BIT_VECTOR (7 DOWNTO 0);
   SIGNAL e : INTEGER RANGE 0 TO 255;
   SIGNAL f : INTEGER RANGE -128 TO 127;
1. ให้หาคำตอบของตัวแปรดังต่อไปนี้ เมื่อผ่านตัวกระทำการ
   x1 <= a & c; คำตอบคือ x1
                       คำตอบคือ x2 __
   x2 <= c & b;
   x3 \le b XOR c;
                       คำตอบคือ x3 _
   x4 <= a NOR b(3); คำตอบคือ x4
   x5 \le a AND NOT b(0) AND NOT c(1);
                       คำตอบคือ x5
   d <= (5=>'0', OTHERS=>'1');
                                    คำตอบคือ
2. ให้หาคำตอบของตัวตรวจสอบคุณลักษณะของสัญญาณข้อมูล ดังต่อไปนี้
                       คำตอบคือ
   c'LOW
                       คำตอบคือ
   d'HIGH
                       คำตอบคือ
   c'LEFT
                       คำตอบคือ
   d'RIGHT
                       คำตอบคือ
    c'RANGE
                       คำตอบคือ
   d'LENGTH
                       คำตอบคือ
    c'REVERSE_RANGE
3. จากชุดคำสั่งด้านล่างต่อไปนี้ สามารถใช้งานได้หรือไม่
   b(0) AND a
   a + d(7)
   NOT b XNOR c
   c + d
   e - f
   IF (b<c) ...
   IF (b>=a) ...
   IF (f/=e) ...
   IF (e>d) ...
   e*3
   5**5
```

4. จากตัวอย่างที่ 3.1 ถ้าต้องการใช้ GENERIC อินพุทเป็น  ${\mathfrak m}$  บิต และเอาท์พุทเป็น  ${\mathfrak n}$  =  $2^{{\mathfrak m}}$  บิต จะต้องเขียนอย่างไร

4

## ชุดคำสั่งชนิดแข่งขนาน

Concurrent Codes

ชุดคำสั่งชนิดแข่งขนาน (concurrent code) ในภาษา VHDLนี้ เป็นชุดคำสั่งที่ถูกนำไปใช้ในบรรยายถึง พฤติกรรมของวงจรดิจิตอล ประเภทคอมไบเนชั่น (combination logic) ซึ่งวงจรประเภทนี้มีเอาท์พุท เปลี่ยนแปลงตามอินพุทตลอดเวลา ดังนั้นการออกแบบวงจรที่ใช้ชุดคำสั่งแบบนี้ จะมีลักษณะทำงานพร้อมๆ กันและอิสระต่อกัน หรือมีผลกระทบถึงกันในเวลาเดียวกัน

โดยทั่วไปแล้ว ชุดคำสั่งชนิดแข่งขนานในภาษา VHDL จะมีการใช้ร่วมกับกลุ่มคำสั่งสองจำพวก อันได้แก่

- กลุ่มคำสั่ง พหยง
- o กลุ่มคำสั่ง GENERATE

การใช้งานกลุ่มคำสั่งทั้งสองชนิดนี้ จะต้องใช้งานร่วมกับตัวกระทำการเสมอ ดังนั้นบทนี้จะนำเสนอถึงการใช้ งานทั้งสองกลุ่มที่ถูกใช้งานบ่อยครั้ง ดังต่อไปนี้

#### 4.1 กลุ่มคำสั่ง พหยง

เป็นกลุ่มคำสั่งที่มีการใช้งานค่อนข้างง่าย ๆ ซึ่งใช้สำหรับเพื่อคอยตรวจสอบเงื่อนไข จะมีการใช้งานอยู่ 2 รูปแบบ คือ

- รูปแบบ when/else
- รูปแบบ with/select/when

#### 4.1.1 ฐปแบบ when/else

เป็นรูปแบบลักษณะการใช้ พหEN โดยมีกฏเกณฑ์การเขียนดังนี้

```
assignment WHEN condition ELSE assignment WHEN condition ELSE ...;
```

o โดยที่ assignment เป็นตัวกระทำการแบบส่งผ่านค่า (<=) เมื่อเงื่อนไขที่ตรวจสอบ เป็นจริง ดังแสดงให้เห็นในตัวอย่างต่อไปนี้

```
ARCHITECTURE behav OF ex_when1 IS
BEGIN

outp <= "000" WHEN (inp='0' OR resetn='1') ELSE
"001" WHEN ctl ='1' ELSE
"010";

END behav;
```

- o จากตัวอย่าง ตัวแปร outp จะมีค่าเท่ากับ "000" เมื่อเงื่อนไขของ ตัวแปร inp มีค่า เท่ากับ '0' หรือตัวแปร resetn มีค่าเท่ากับ '1'นั้นเป็นจริง ถ้าเป็นเท็จ ก็จะตรวจสอบ เงื่อนไขถัดมา คือ ตัวแปร outp จะมีค่าเท่ากับ "001" เมื่อเงื่อนไขของ ตัวแปร ctl มีค่า เท่ากับ '1'เป็นจริง และถ้าเป็นเท็จ ตัวแปร outp จะมีค่าเท่ากับ "010" ซึ่งเป็นเงื่อนสุดท้าย
- ⇒ ข้อสังเกต ในการใช้คำสั่ง WITH/ELSE หลัง condition ELSE จะไม่มีเครื่องหมาย ;

ตัวอย่างที่ 4.1 การออกแบบวงจร Multiplexer



| s1 | s0 | У |
|----|----|---|
| 0  | 0  | a |
| 0  | 1  | b |
| 1  | 0  | c |
| 1  | 1  | d |

(ข)

รูปที่ 4.1 (ก) สัญลักษณ์ของวงจร Multiplexer (ข) ตารางความจริง

คำอธิบาย

ในรูปที่ 4.1 เป็นสัญลักษณ์ของวงจร Multiplexer เข้า 4 ออก 1 พร้อมด้วยตาราง ความจริง จะมีอินพุท 4 ตัว คือ a b c และ d พร้อมด้วยขาเลือก (select) จำนวน 2 ตัว คือ s1 และ s0 ส่วนเอาท์พุทมี 1 ตัวคือ y ดังนั้นในส่วนของ ENITY ก็จะสามารถ เขียนได้ดังบรรทัดที่ 5 ถึง 8 ส่วน ส่วนเอาท์พุทจะต้องเขียนให้เป็นสมการพีชคณิตก่อน จะ ได้ y = a.s1'.s0'+ b.s1'.s0 + c.s1.s0'+ d.s1.s0 ดังนั้นพฤติกรรม การทำงานของวงจร multiplexer ก็คือ สมการพีชคณิต y ซึ่งสามารถเขียนได้ดัง บรรทัดที่ 10 ถึง 16

```
2 LIBRARY ieee;
  USE ieee.std_logic_1164.all;
  ENTITY mux41 IS
    PORT (a,b,c,d,s0,s1: IN STD_LOGIC;
7
         y : OUT STD_LOGIC);
 END mux41;
9
10 ARCHITECTURE behave OF mux41 IS
11 BEGIN
12 y <= (a AND NOT s1 AND NOT s0) OR
13
         (b AND NOT s1 AND s0) OR
         (c AND s1 AND NOT s0) OR
14
15
        (d AND s1 AND s0);
16 END behave;
```



รูปที่ 4.2 ผลการจำลองของตัวอย่างที่ 4.1

ตัวอย่างที่ 4.2การออกแบบวงจร Multiplexer ครั้งที่2 โดยใช้ WHEN/ELSEทำการเปลี่ยนแปลงขาตัวเลือกในสัญลักษณ์ของวงจร Multiplexer จากรูปที่ 4.1(ก) ให้เป็นรูป ที่ 4.3(ก) แทน



| s[10]          | У                |
|----------------|------------------|
| 00<br>01<br>10 | a<br>b<br>c<br>d |
| 11             | d.               |
|                | (গা)             |

รูปที่ 4.3 (ก) สัญลักษณ์ของวงจร Multiplexer (ข) ตารางความจริง

คำอธิบาย จากรูปที่ 4.3 จะมีอินพุท 5 ตัว คือ a b c และ d พร้อมด้วยขาเลือก (select) จำนวน 2 บิตคือ s[1..0] ส่วนเอาท์พุทมี 1 ตัวคือ y ดังนั้นในส่วนของ ENITY ก็จะ สามารถเขียนได้ดังบรรทัดที่ 5 ถึง 9 ส่วน ทางด้านเอาท์พุทจะใช้ชุดคำสั่ง พหยง บรรยายพฤติกรรมการทำงานของวงจรแทนสมการพีชคณิต y ซึ่งสามารถเขียนได้ดัง

บรรทัดที่ 11 เป็นต้นไป

```
1 ----- with WHEN/ELSE -----
2 LIBRARY ieee;
3 USE ieee.std_logic_1164.all;
5 ENTITY mux41 IS
  PORT ( a, b, c, d: IN STD_LOGIC;
7
          sel: IN STD_LOGIC_VECTOR (1 DOWNTO 0);
8
          y: OUT STD_LOGIC);
9 END mux41;
11 ARCHITECTURE behave1 OF mux41 IS
13 y <= a WHEN sel="00" ELSE
         b WHEN sel="01" ELSE
14
15
16
          c WHEN sel="10" ELSE
          d;
16
17 END behavel;
```

#### 4.1.2 ฐปแบบ with/select/when

เป็นอีกลักษณะหนึ่งของการใช้ when ร่วมกับชุดคำสั่ง with/select โดยมีกฏเกณฑ์การเขียนดังนี้

```
WITH identifier SELECT assignment WHEN value, assignment WHEN value, ...;
```

o โดยที่ identifier เป็นตัวแปรที่ใช้คอยตรวจสอบเงื่อนไข เมื่อมีค่าตรงตาม value จะทำให้ assignment ทำการส่งผ่านค่า ดังแสดงให้เห็นในตัวอย่างต่อไปนี้

```
1 ARCHITECTURE behav OF ex_when2 IS
2 BEGIN
3 WITH cont SELECT
4 outp <= "000" WHEN "00",
5 "111" WHEN "01",
6 "ZZZ" WHEN OTHERS;
7
8 END behav;
```

o จากตัวอย่าง ตัวแปร outp จะมีค่าเท่ากับ "000" เมื่อ ตัวแปร cont มีค่าเท่ากับ "00" เป็นจริง หรือ ตัวแปร outp จะมีค่าเท่ากับ "111" เมื่อ ตัวแปร cont มีค่าเท่ากับ "01"เป็นจริง หรือ ตัวแปร outp จะมีค่าเท่ากับ "ZZZ" เมื่อ ตัวแปร cont มีค่าไม่เท่ากับสอง กรณีที่ผ่านมา หรือกรณที่เหลือนั่นเอง

0

ในการใช้งานชุดคำสั่ง พหEn ค่าของ "... พหEn value" มีการใช้งานอยู่ 3 ลักษณะคือ

WHEN value
 WHEN value1 to value2
 WHEN value1 | value2
 WHEN value1 | value2
 ใช้กับ value1 หรือ value2

⇒ <u>ข้อสังเกต</u> ในการใช้การคำสั่ง with/Select หลัง when value จะใช้เครื่องหมาย , แทน ; ยกเว้นตำแหน่ง value สุดท้าย

#### ตัวอย่างที่ 4.3 การออกแบบวงจร Multiplexer ครั้งที่ 3 โดยใช้ WITH/SELECT/WHEN

```
----- with WITH/SELECT/WHEN ----
2 LIBRARY ieee;
3 USE ieee.std_logic_1164.all;
5 ENTITY mux41 IS
6 PORT (a, b, c, d: IN STD_LOGIC;
        sel: IN STD LOGIC VECTOR (1 DOWNTO 0);
7
8
        y: OUT STD_LOGIC);
9 END mux41;
10 -----
11 ARCHITECTURE beahve2 OF mux41 IS
13 WITH sel SELECT
        y <= a WHEN "00", -- notice "," instead of ";"
15
             b WHEN "01",
16
             c WHEN "10",
17
              d WHEN OTHERS; -- cannot be "d WHEN "11" "
18 END behave2;
19 -----
```

จากบรรทัดที่ 7 ค่าของ sel เป็นข้อมูลประเภท STD\_LOGIC\_VECTOR ขนาด 2 บิต ถ้า ถูกแทนด้วย ข้อมูลประเภท INTEGER และใช้ พHEN/ELSE จะทำให้เราเขียนโปรแกรม VHDL สะดวกและรวดเร็วขึ้น ดังแสดงให้ในตัวอย่างต่อไปนี้

```
2 LIBRARY ieee;
3 USE ieee.std_logic_1164.all;
5 ENTITY mux41 IS
6 PORT (a, b, c, d: IN STD_LOGIC;
7 sel: IN INTEGER RANGE 0 TO 3;
8 y: OUT STD_LOGIC);
          y: OUT STD_LOGIC);
9 END mux41;
10 ---- Solution 1: with WHEN/ELSE -
11 ARCHITECTURE behave1 OF mux41 IS
12 BEGIN
13 y <= a WHEN sel=0 ELSE
14
          b WHEN sel=1 ELSE
15
           c WHEN sel=2 ELSE
           d;
17 END behave1;
```

เมื่อเปลี่ยนจาก when/else เป็น with/select/when ก็จะง่ายในการเขียนโปรแกรม

```
11 ARCHITECTURE behave2 OF mux41 IS
12 BEGIN
13  y <= a WHEN 0,
14  b WHEN 1,
15  c WHEN 2,
16  d WHEN 3; -- here, 3 or OTHERS are equivalent,
17 END behave2; -- for all options are tested anyway
```

#### ตัวอย่างที่ 4.4 การออกแบบวงจร Tri-state Buffer



รูปที่ 4.4 สัญลักษณ์วงจร Tri-state Buffer

คำอธิบาย

จากรูปที่ 4.4 เป็นวงจร Tri-state Buffer ขนาด 8 บิต ซึ่งมีลักษณะการทำงาน ดังนี้ สภาวะสัญญาณอินพุทไหลผ่านไปยังเอาท์พุท เมื่อสัญญาณควบคุมขา ena มีสถานะ เป็นลอจิก '0' ในทางตรงกันข้ามถ้าสัญญาณควบคุมขา ena มีสถานะเป็นลอจิก '1' ที่ เอาท์พุทจะมีสภาวะเปิดวงจรที่ให้ค่าความต้านทางสูง (high impedance) ในภาษา VHDL จะใช้ตัว Z แทนค่า จากลักษณะการทำงานของวงจร เราสามารถที่จะเขียนโปรแกรม VHDL บรรยายพฤติกรรม การทำงานของวงจรดังกล่าวได้ดังนี้



รูปที่ 4.5 ผลการจำลองตัวอย่างที่ 4.4

#### ตัวอย่างที่ 4.5 การออกแบบวงจร Encoder



| x[70]    | y[20] |
|----------|-------|
| 0000001  | 000   |
| 00000010 | 001   |
| 00000100 | 010   |
| 00001000 | 011   |
| 00010000 | 100   |
| 00100000 | 101   |
| 01000000 | 110   |
| 10000000 | 111   |

(웹)

รูปที่ 4.6 (ก) สัญลักษณ์วงจร Encoder (ข) ตารางความจริง

คำอธิบาย

คุณสมบัติของวงจร Encoder จะมีจำนวนขาอินพุท 2<sup>n</sup> และเอาท์พุท m ขา จากรูป วงจรจากรูปที่ 4.6 เป็นสัญลักษณ์ของวงจร Encoder ที่จำนวนอินพุท 8 ขา และ เอาท์พุท 3 ขา ลักษณะการทำงานของวงจร Encoder นี้ สามารถดูได้จากตารางความ จริง จากพฤติกรรมการทำงาน ก็สามารถที่จะนำค่าจากตางความจริงมาเขียนเป็น โปรแกรมภาษา VHDL ได้สองรูปแบบดังนี้

#### o รูปแบบการใช้ พหEN/ELSE

```
1 ---- Solution 1: with WHEN/ELSE ------
2 LIBRARY ieee;
3 USE ieee.std_logic_1164.all;
5 ENTITY encoder IS
      PORT ( x: IN STD_LOGIC_VECTOR (7 DOWNTO 0);
7
      y: OUT STD_LOGIC_VECTOR (2 DOWNTO 0));
8 END encoder;
10 ARCHITECTURE encoder1 OF encoder IS
11 BEGIN
12 y <= "000" WHEN x="00000001" ELSE
            "001" WHEN x="00000010" ELSE
13
            "010" WHEN x="00000100" ELSE
14
            "011" WHEN x="00001000" ELSE
15
            "100" WHEN x="00010000" ELSE
16
            "101" WHEN x="00100000" ELSE
17
            "110" WHEN x="01000000" ELSE
18
            "111" WHEN x="10000000" ELSE
19
20
            "ZZZ";
21 END encoder1;
```

#### o รูปแบบการใช้ with/select/when

```
1 ---- Solution 2: with WITH/SELECT/WHEN --
2 LIBRARY ieee;
3 USE ieee.std_logic_1164.all;
5 ENTITY encoder IS
      PORT ( x: IN STD_LOGIC_VECTOR (7 DOWNTO 0);
6
           y: OUT STD_LOGIC_VECTOR (2 DOWNTO 0));
7
8 END encoder;
9 -----
10 ARCHITECTURE encoder2 OF encoder IS
11 BEGIN
12 WITH x SELECT
            y <= "000" WHEN "0000001",
13
14
                  "001" WHEN "0000010",
15
                  "010" WHEN "00000100",
16
                  "011" WHEN "00001000",
17
                  "100" WHEN "00010000",
18
                  "101" WHEN "00100000",
19
                  "110" WHEN "01000000",
20
                  "111" WHEN "10000000",
21
                  "ZZZ" WHEN OTHERS;
22 END encoder2;
```

<u>ตัวอย่างที่ 4.5</u> การออกแบบหน่วยประมวลทางคณิตศาสตร์และลอจิก (ALU)



รูปที่ 4.8 (ก)โครงสร้างการทำงานของ ALU

คำอธิบาย จากรูปที่ 4.8(ก) เป็นหน่วยประมวลทางคณิตศาสตร์และลอจิกขนาด 8 บิต ซึ่งจะประกอบ ด้วยกันสองหน่วยคือหน่วยกระทำทางด้านคณิตศาสตร์ และหน่วยกระทำทางด้านลอจิก การ กระทำของแต่ละหน่วยจะถูกควบคุมจากตัวเลือกทีหนึ่ง ดังตารางการทำงานในรูปที่5.8(ข) แล้วส่งออกที่เอาท์พุท ในการกระทำกันทางด้านคณิศาสตร์ จะเป็นกระทำแบบไม่คิดเครื่อง หมาย ดังนั้นจะทำการเรียกใช้ package ชื่อ std\_logic\_unsigned จาก LIBRARY ieee ดังนั้นเราก็สามารถที่จะเขียนพฤติกรรมการทำงานของ หน่วยประมวลทางคณิตศาสตร์ และลอจิก ได้ดังนี้

| se1  | Operation     | Function               | Unit       |
|------|---------------|------------------------|------------|
| 0000 | y <= a        | Transfer a             |            |
| 0001 | y <= a+1      | Increment a            |            |
| 0010 | y <= a-1      | Decrement a            |            |
| 0011 | y <= b        | Transfer b             | Arithmetic |
| 0100 | y <= b+1      | Increment b            |            |
| 0101 | y <= b-1      | Decrement b            |            |
| 0110 | y <= a+b      | Add a and b            |            |
| 0111 | y <= a+b+cin  | Add a and b with carry |            |
| 1000 | y <= NOT a    | Complement a           |            |
| 1001 | y <= NOT b    | Complement b           |            |
| 1010 | y <= a AND b  | AND                    |            |
| 1011 | y <= a OR b   | OR                     | Logic      |
| 1100 | y <= a NAND b | NAND                   |            |
| 1101 | y <= a NOR b  | NOR                    |            |
| 1110 | y <= a XOR b  | XOR                    |            |
| 1111 | y <= a XNOR b | XNOR                   |            |

(ข)

รูปที่ 4.8 (ข) ตารางการทำงาน

```
1 -----
2 LIBRARY ieee;
3 USE ieee.std_logic_1164.all;
4 USE ieee.std_logic_unsigned.all;
6 ENTITY ALU IS
7
     PORT (a, b: IN STD_LOGIC_VECTOR (7 DOWNTO 0);
          sel: IN STD_LOGIC_VECTOR (3 DOWNTO 0);
8
           cin: IN STD_LOGIC;
9
10
           y: OUT STD_LOGIC_VECTOR (7 DOWNTO 0));
11 END ALU;
12 -----
13 ARCHITECTURE dataflow OF ALU IS
14 SIGNAL arith, logic: STD_LOGIC_VECTOR (7 DOWNTO 0);
15 BEGIN
16 ---- Arithmetic unit: -----
17
   WITH sel(2 DOWNTO 0) SELECT
18
           arith <= a WHEN "000",
19
                   a+1 WHEN "001",
20
                    a-1 WHEN "010",
21
                    b WHEN "011",
22
                    b+1 WHEN "100",
23
                    b-1 WHEN "101",
24
                    a+b WHEN "110",
25
                    a+b+cin WHEN OTHERS;
26 ---- Logic unit: -----
27 WITH sel(2 DOWNTO 0) SELECT
          logic <= NOT a WHEN "000",
28
                   NOT b WHEN "001"
29
                    a AND b WHEN "010",
30
31
                    a OR b WHEN "011",
32
                    a NAND b WHEN "100",
33
                    a NOR b WHEN "101",
34
                    a XOR b WHEN "110",
35
                    NOT (a XOR b) WHEN OTHERS;
```

```
36 ----- Mux: -----
37 WITH sel(3) SELECT
38 y <= arith WHEN '0',
39 logic WHEN OTHERS;
40 END dataflow;
41 ------
```

| Name:          | √alue | 100 | .Ons 200 | ).Ons 300 | .Ons 400.   | Ons 500     | l.Ons 600 | .Ons 700    | Ons 800     | Ons 900. |
|----------------|-------|-----|----------|-----------|-------------|-------------|-----------|-------------|-------------|----------|
| <b>ii</b> a    | Тноз∫ | 00  | 01       | )( 02     | ( 03        | 04          | (05       | ( 06        | 07          | ( 08     |
| <b>ii</b> b    | H 02  | 00  | ( 01     | 03        | ( 02        | 06          | )<br>07   | ( 05        | 04          | ( OC )   |
| <b>iii</b> cin | 0     |     |          |           |             |             |           |             |             |          |
| <b>iii</b> sel | H2    | 0   | 1        | )(3       | 2           | 6           | 7         | 5           | 4           | ( c      |
| <b>=</b> >> у  | H 03  | 00  | 02       | ( 03      | <b>X</b> 02 | <b>)</b> 0A | M OD      | <b>M</b> 04 | <b>X</b> 05 | ) F7     |

รูปที่ 4.9 ผลการจำลองตัวอย่างที่ 5.5

#### 4.2 ชุดคำสั่ง GENERATE

เป็นชุดคำสั่งที่มีลักษณะการทำงานแบบวนรอบซ้ำ ๆ ภายใต้เงื่อนไขกำหนดที่ต้องเป็นจริงเท่านั้น ซึ่งมักจะมี การใช้งานอยู่ 2 รูปแบบด้วยกันคือ

- FOR/GENERATE
- IF/GENERATE

#### 4.2.1 ฐปแบบ FOR/GENERATE

เป็นลักษณะการใช้ร่วมกับคำสั่ง FOR โดยมีกฎเกณฑ์การเขียนดังนี้

o เมื่อ identifier เป็นตัวแปรที่ใช้คอยตรวจสอบค่า อยู่ในช่วงที่กำหนด(range)ไว้ หรือไม่ ถ้าจริง จะกระทำในส่วนของการส่งผ่านค่าแบบแข่งขนาน โดยค่า identifier นี้จะ ทำการเพิ่มทีละหนึ่งไปเรื่อยๆจนกว่าเงื่อนไขจะเป็นเท็จจึงจะหยุด ส่วนป้ายชื่อ label จะบอก ถึงตำแหน่งของชุดคำสั่ง FOR/GENERATE (ในกณีที่มีอยู่หลายชุด) ซึ่งจะมีหรือไม่มีก็ได้ ตัวอย่างลักษณะการเขียน FOR/GENERATE เช่น

```
1 ARCHITECTURE behav OF ex_U IS
2 SIGNAL x: BIT_VECTOR (7 DOWNTO 0);
3 SIGNAL y: BIT_VECTOR (15 DOWNTO 0);
4 SIGNAL z: BIT_VECTOR (7 DOWNTO 0);
  G1: FOR i IN x'RANGE GENERATE
6
       z(i) \ll x(i) AND y(i+8);
7
      END GENERATE;
8
9
10 OK: FOR i IN 0 TO 7 GENERATE
    output(i) \le 1' WHEN(z(i) AND y(i+1)) = 1' ELSE'0';
11
12
       END GENERATE;
13
    . . .
14 END behave;
```

#### 4.2.2 ฐปแบบ IF/GENERATE

เป็นลักษณะการใช้ร่วมกับคำสั่ง IF ซึ่งการใช้งานลักษณะแบบนี้จะต้องกระทำอยู่ภายในส่วนของ FOR/GENERATE อีกทีหนึ่ง โดยมีกฎเกณฑ์การเขียนดังนี้

```
row(0) = "0000 \frac{1111}{1100}"

row(1) = "000 \frac{1111}{1100}"

row(2) = "00 \frac{1111}{11000}"

row(3) = "0 \frac{1111}{1110000}"

row(4) = "1 \frac{11110000}{11110000}"
```

เมื่อทราบพฤติกรรมการทำงานแล้ว เราก็สามารถที่จะเขียนโปรแกรม VHDL โดยกำหนด อินพุทมีขนาด 4 บิต ส่วนเอาท์พุทมีขนาด 8 บิต และตัวควบคุมการเลื่อนข้อมูลจำนวน 5 ครั้ง ( 0 ถึง 4) ดังมีรายละเอียดการเขียนโปรแกรมดังต่อไปนี้

| Name:           | Value |    | 100.0ns | 200 | .Ons | 300.0ns | 400 | .Ons | 500,0ns | 600. | Ons | 700.0n: | S |
|-----------------|-------|----|---------|-----|------|---------|-----|------|---------|------|-----|---------|---|
| inp inp         | ТнтТ  |    |         |     |      |         | 7   |      |         |      |     |         |   |
| <b>a⊃</b> ≆ sel | но    | 0  |         | 1   | 2    | X       | 3   | 4    | X       | 5 )  | 6   |         | 7 |
| outp            | H 07  | 07 |         | 0E  | ) 1C |         | 38  | ( 70 | X_      |      | 00  |         |   |
|                 |       |    |         |     |      |         |     |      |         |      |     |         |   |

รูปที่ 4.10 ผลการจำลองตัวอย่างที่ 4.5

```
1 LIBRARY ieee;
2 USE ieee.std_logic_1164.all;
3 ENTITY shifter IS
4 PORT ( inp: IN STD_LOGIC_VECTOR (3 DOWNTO 0);
           sel: IN INTEGER RANGE 0 TO 4;
            outp: OUT STD_LOGIC_VECTOR (7 DOWNTO 0));
7 END shifter;
9 ARCHITECTURE shifter OF shifter IS
10 SUBTYPE vector IS STD LOGIC VECTOR (7 DOWNTO 0);
11 TYPE matrix IS ARRAY (4 DOWNTO 0) OF vector;
12 SIGNAL row: matrix;
13 BEGIN
13 \quad \text{row}(0) \le "0000" \& \text{inp};
    G1: FOR i IN 1 TO 4 GENERATE
15
      row(i) \le row(i-1)(6 DOWNTO 0) & '0';
16 END GENERATE;
17 outp <= row(sel);
18 END shifter;
```

#### 4.3 โจทย์ปัญหา

- 1. ให้เขียนโปรแกรมของวงจร Multiplexer เข้า 8 ออก 1 โดยในแต่ละอินพุทมีขนาด 2 บิต
- 2. ให้เขียนโปรแกรมวงจร Priority Encoder ที่มีการทำงานดังตารางต่อไปนี้

| A[70]                                                                                       | W[30]                                                                |
|---------------------------------------------------------------------------------------------|----------------------------------------------------------------------|
| 0000000<br>00000001<br>0000001x<br>000001xx<br>00001xxx<br>0001xxxx<br>001xxxxx<br>01xxxxxx | XXX0<br>0001<br>0011<br>0101<br>0111<br>1001<br>1011<br>1101<br>1111 |

X=don't care

3.ให้เขียนโปรแกรมวงจร Binary decoder ดังตารางดังต่อไปนี้

| A[20] | Y[70]    |
|-------|----------|
| 000   | 00000001 |
| 001   | 00000010 |
| 010   | 00000100 |
| 011   | 00001000 |
| 100   | 00010000 |
| 101   | 00100000 |
| 110   | 01000000 |

4. ให้เขียนโปรแกรมบวกเลข ซึ่งมีการกระทำดังตารางต่อไปนี้



| sel | operation    |
|-----|--------------|
| 00  | add unsigned |
| 01  | add signed   |
| 10  | sub unsigned |
| 11  | sub signed   |

5. ให้เขียนโปรแกรมเปรียบเทียบ ดังรูปด้านล่างนี้





# ชุดคำสั่งชนิดเรียงลำดับ

Sequential Codes

ชุดคำสั่งชนิดเรียงลำดับ (sequential code) เป็นชุดคำสั่งที่ถูกนำไปใช้สำหรับการออกแบบวงจร ซีเควียนเซียล (sequential circuit) วงจรประเภทนี้จะแตกต่างจากวงจรคอมไบเนชั่น (ที่ผ่านมา เป็นเรากล่าวถึงวงจรประเภทนี้ทั้งหมด) กล่าวคือเอาท์พุทของวงจรประเภทนี้จะเปลี่ยนแปลงตามเหตุการณ์ ของอินพุทในอดีตที่ผ่านมาและสภาวะการทำงานปัจจุบันของวงจร (present state) ดังนั้นวงจรประเภท นี้จะต้องมีหน่วยความจำสำหรับเก็บสภาวะการทำงานตลอดเวลา ซึ่งในส่วนของวงจรคอมไบเนชั่นจะไม่มีส่วน นี้ ดังแสดงในรูปที่ 5.1



รูปที่ 5.1(ก) วงจรคอมไบเนชั่น และ (ข) วงจรซีเควียนเซียล

เมื่อนำชุดคำสั่งชนิดเรียงลำดับทีละคำสั่งมาเขียนในภาษา VHDL นั้น คำสั่งที่นำมาใช้จะต้องเขียนอยู่ภายใน ชุดคำสั่ง สามประเภท

- o PROCESS
- o FUNCTION
- o PROCEDURE

ซึ่งภายในชุดคำสั่งเหล่านี้เราสามารถเรียกใช้คำสั่งจำพวก IF WAIT CASE และ LOOP ได้ แต่ในบทนี้จะ ขอนำเสนอการใช้งานเฉพาะชุดคำสั่ง PROCESS เท่านั้น ซึ่งเป็นชุดคำสั่งที่ถูกงานบ่อย

## 5.1 ชุดคำสั่ง PROCESS

คำสั่งประเภทนี้เป็นชุดคำสั่งพื้นฐานที่ถูกใช้สำหรับคำสั่งชนิดเรียงลำดับทีละคำสั่ง โดยมีกฏเกณฑ์การเขียน ดังนี้

```
[label:] PROCESS (sensitivity list)
[VARIABLE variable_name : type [range] [:= initial_value;]]
BEGIN
(sequential code)
END PROCESS [label];
```

ชุดคำสั่ง PROCESS นี้ เวลานำไปใช้งานจะต้องระบุตัวกระตุ้นการทำงาน (sensitivity list) โดย ตัวกระตุ้นการทำงานอาจมีหลายตัวหรือตัวเดียว ขึ้นอยู่พฤติกรรมของวงจรนั้นๆ เมื่อตัวกระตุ้นมีการเปลี่ยน แปลงเหตุการณ์หรือเปลี่ยนระดับสัญญาณ(อาจตัวเดียวหรือหลายตัว) ก็จะส่งผลทำให้คำสั่งภายใน PROCESS ทำงาน ตามลำดับบรรทัดของคำสั่งที่เขียนไว้ในส่วนของ sequential code

ชุดคำสั่งประเภทนี้ อาจจะมีการระบุป้ายชื่อ label ไว้ ในกรณีที่มีการใช้งานชุดคำสั่ง PROCESS หลายชุด และภายใต้ชุดคำสั่งประเภทนี้ อาจจะมีตัวแปรประเภท VARIABLE ด้วย (ขอยกไปอธิบายในหัวข้อ 5.3) เวลาสิ้นสุดการใช้งานชุดคำสั่ง PROCESS จะต้องมีคำว่า END PROCESS ตามด้วยป้ายชื่อ label (ในกรณีที่มีป้ายชื่อกำกับไว้)

ในบทนี้จะขอกล่าวถึงชุดคำสั่ง PROCESS นี้สามารถเรียกใช้คำสั่ง IF WAIT CASE และ LOOP ที่อยู่ ระหว่าง BEGIN และ END PROCESS หรือ sequential code

#### 5.2 ตัวแปรประเภท variable และ signal

ตัวแปรประเภท SIGNAL เป็นตัวแปรอีกประเภทหนึ่งของสัญญาณ ที่สามารถกำหนดค่าให้สัมพันธ์กับเวลา (สัญญาณนาพิกา) กล่าวคือตัวแปรประเภทนี้สามารถรับค่าได้เพียงค่าเดียวในขณะเวลานั้นๆ และค่าของตัว แปรประเภทนี้สามารถเรียกใช้หรือถูกนำไปใช้ได้ทั้งตัวโปรแกรม ส่วนการส่งผ่านค่าของตัวแปรประเภทนี้จะ ใช้เครื่องหมาย <= โดยมีกฏเกณฑ์การเขียนดังนี้

```
[SIGNAL signal_name : type [range] [:= initial_value;]]
```

ตัวแปรประเภท VARIABLE ก็เป็นตัวแปรอีกประเภทหนึ่งที่สามารถกำหนดค่าให้ได้ แต่ค่านี้สามารถเปลี่ยน ได้ตลอดเวลา กล่าวคือการเก็บค่าของตัวแปรประเภทนี้ ไม่ได้ขึ้นอยู่กับเวลาในขณะนั้น ตัวแปรชนิดนี้จะต้อง ประกาศไว้ใต้ชุดคำสั่ง PROCESS การเรียกใช้งานตัวแปรประเภทนี้จะสามารถเรียกใช้ได้เฉพาะในส่วนที่ถูก ประกาศไว้เท่านั้น นั้นก็คือใช้ได้เฉพาะในส่วนของ sequential code เท่านั้น ส่วนการส่งผ่านค่าของตัว แปรประเภทนี้จะใช้เครื่องหมาย := โดยมีกฎเกณฑ์การเขียนดังนี้

```
[VARIABLE variable_name : type [range] [:= initial_value;]]
```

จากกฎเกณฑ์การเขียนทั้งในส่วนของ VARIABLE และ SIGNAL ค่า variable\_name หรือ signal\_name เป็นชื่อตัวแปรประเภท VARIABLE และ SIGNAL ตามลำดับ ส่วน type เป็น ประเภทของข้อมูลที่ตัวแปรระบุการใช้งาน และ initial\_value เป็นการกำหนดค่าเริ่มต้นในการใช้งาน ดังแสดงในตัวอย่างการใช้งานต่อไปนี้

#### 5.3 การใช้คำสั่ง IF ในชุดคำสั่ง PROCESS

คำสั่ง IF เป็นคำสั่งที่มีไว้คอยตรวจสอบเงื่อนไข (เหมือนคำสั่ง พHEN) เพื่อคอยตัดใจกระทำบางสิ่งบางอย่าง เมื่อเงื่อนเป็นจริง โดยมีกฎเกณฑ์การเขียนดังนี้

```
IF conditions THEN assignments;
ELSIF conditions THEN assignments;
...
ELSE assignments;
END IF;
```

เมื่อมีการใช้คำสั่ง IF ที่มีเงื่อนไขการตัดสินใจ 2 ทาง จะไม่มีการใช้ ELSIF ดังตัวอย่างต่อไปนี้

เมื่อมีการใช้คำสั่ง IF ที่มีเงื่อนไขการตัดสินใจมากกว่า 2 ทาง จะมีการใช้ ELSIF ดังตัวอย่างต่อไปนี้

คำอธิบาย

<u>ตัวอย่างที่ 5.1</u> การออกแบบวงจร ดีฟลิบฟลอบ เมื่อขารีเซตทำงานโดยไม่สนใจสัญญาณนาพิกา จากรูปเป็นสัญลักษณ์ของวงจรดีฟลิบฟลอบ ถ้าต้องการให้ขารีเซตของฟลิบฟลอบนี้ทำงาน ทุกครั้งเมื่อมีการกระตุ้น(โดยไม่สนใจสัญญาณนาพิกา) เราสามารถที่เขียนบรรยาย พฤติกรรมการทำงาน โดยใช้ชุดคำสั่ง PROCESS ร่วมด้วย IF โดยที่ตัวกระดุ้นที่ใช้ใน ส่วนของชุดคำสั่ง PROCESS จะประกอบด้วย clk และ rst ดังนี้



รูปที่ 5.1 สัญลักษณ์ของวงจรดีฟลิบฟลอบ

```
2 LIBRARY ieee;
3 USE ieee.std_logic_1164.all;
5 ENTITY dff IS
  PORT (d, clk, rst: IN STD_LOGIC;
6
7
      q: OUT STD_LOGIC);
8 END dff;
9 -----
10 ARCHITECTURE behavior OF dff IS
11 BEGIN
12 PROCESS (clk, rst)
13 BEGIN
14
           IF (rst='1') THEN
              q <= '0';
15
           ELSIF (clk'EVENT AND clk='1') THEN
16
17
            q <= d;
18
           END IF;
19 END PRCCESS;
20 END behavior;
```



รูปที่ 5.2 ผลการจำลอง ตัวอย่างที่ 5.1

#### <u>ตัวอย่างที่ 5.2</u> การออกแบบวงจรนับ 0 ถึง 9 ขนาด 1 หลัก

คำอธิบาย

เป็นการออกแบบวงจรนับ 1 หลัก ฐานสิบ ซึ่งมีการนับตั้งแต่ 0 ถึง 9 แล้วย้อนกลับมานับ ใหม่ ดังนั้น เอาท์พุทของวงจรจะมีขนาด 4 บิต (9<sub>10</sub> = 1001<sub>2</sub>) ส่วนอินพุทมีเฉพาะ สัญญาณนาพิกาเท่านั้น (ดังแสดงในบรรทัดที่ 5 ถึง 8) โดยสัญญาณนาพิกาจะเป็นตัวกระตุ้น ในชุดคำสั่ง PROCESS ทำงาน พร้อมทั้งประกาศตัวแปร temp เป็นตัวแปรประเภท VARIABLE ที่มีไว้สำหรับเพิ่มค่าการนับเมื่อสัญญาณนาพิกามีการเปลี่ยนแปลง บรรทัดที่ 20 เป็นการส่งผ่านค่าจากตัวแปร temp ออกมายังภายนอกชุดคำสั่ง PROCESS โดยที่มีตัวแปร เอาท์พุท digit คอยรอรับค่าสัญญาณ



รูปที่ 5.3 รูปสัญลักษณ์ของวงจรนับ ขนาด 1 หลัก

```
2 LIBRARY ieee;
3 USE ieee.std_logic_1164.all;
5 ENTITY counter IS
     PORT (clk : IN STD_LOGIC;
6
      digit : OUT INTEGER RANGE 0 TO 9);
7
8 END counter;
10 ARCHITECTURE counter OF counter IS
11 BEGIN
12 count: PROCESS(clk)
13
     VARIABLE temp : INTEGER RANGE 0 TO 10;
    BEGIN
14
15
          IF (clk'EVENT AND clk='1') THEN
16
                 temp := temp + 1;
                 IF (temp=10) THEN temp := 0;
17
18
                 END IF;
19
           END IF;
20
           digit <= temp;</pre>
21 END PROCESS count;
22 END counter;
```

#### 5.4 การใช้คำสั่ง WAIT ในชุดคำสั่ง PROCESS

คำสั่ง WAIT เมื่อนำมาภายใต้ชุดคำสั่ง PROCESS จะทำหน้าที่คอยควบคุมการทำงานตัวกระตุ้น กล่าวคือ ในชุดคำสั่ง PROCESS หนึ่งชุด สามารถที่จะมีตัวกระตุ้นได้หลายตัว ถ้าตัวกระตุ้นตัวใดตัวหนึ่งมีการ เปลี่ยนแปลงเกิดขึ้น คำสั่งหรือกระบวณการทำงานที่อยู่ใต้ชุดคำสั่ง PROCESS จะมีการทำงานแบบลำดับที่ ละบรรทัดจนจบ ซึ่งในบางบรรทัดอาจจะไม่ต้องการเปลี่ยนแปลงค่า เนื่องจากไม่ได้เกิดจากตัวกระตุ้นในส่วนที่ ต้องการ จุดนี้จึงเป็นข้อเสียของชุดคำสั่ง PROCESS ที่มีตัวกระตุ้นหลายตัวแต่ไม่อาจสามารถควบคุมได้ ดังนั้นคำสั่ง WAIT จึงถูกนำมาใช้ระงับการทำงานหรือกระบวณการทำงานจนกว่าจะมีตัวกระตุ้นที่ต้องการ มี การเปลี่ยนแปลงเกิดขึ้น การทำงานจึงจะถูกทำงานต่อไป

การใช้งานคำสั่ง WAIT นี้สามารถกำหนดตำแหน่งได้หลายๆตำแหน่ง ขึ้นอยู่กับความต้องการของผู้เขียน โดยมีลักษณะการใช้งานอยู่สามรูปแบบ ดังต่อไปนี้

5.4.1 รูปแบบ WAIT ON เป็นคำสั่งที่หยุดรอ จนกว่าจะมีตัวกระตุ้นที่ต้องการ โดยมีกฏการเขียนและตัวอย่างดังนี้

```
WAIT ON signal1,[signal2,...];
```

5.4.2 รูปแบบ WAIT UNTIL

เป็นคำสั่งที่หยุดรอ จนกว่าเงื่อนไขเป็นจริง โดยมีกฏการเขียนดังนี้

```
WAIT UNTIL condition;
```

5.4.3 รูปแบบ WAIT FOR

้ เป็นคำสั่งที่หยุดรอ จนกว่าจะได้เวลาตามที่ต้องการ โดยมีกฎการเขียนดังนี้

```
WAIT FOR time;
```

```
PROCESS
               -- no sensitivity list
3
  BEGIN
    WAIT UNTIL (clk'EVENT AND clk='1');
5
     IF (rst='1') THEN
6
           WAIT FOR 10 ns;
7
          output <= "00000000";
8
  ELSIF (clk'EVENT AND clk='1') THEN
9
          WAIT FOR 10 ns;
10
           output <= input;
11
    END IF;
12 END PROCESS;
```

**ตัวอย่างที่ 5.4** การออกแบบวงจร ดีฟลิบฟลอบ เมื่อขารีเซตทำงานโดยไม่สนใจสัญญาณนาพิกา ครั้งที่2 คำอธิบาย จากตัวอย่างที่ 5.1 จะทำการดัดโปรแกรม โดยนำเอาชุดคำสั่ง WAIT ON เข้าไปเขียน แทนดังนี้

```
1 -----
2 LIBRARY ieee;
3 USE ieee.std_logic_1164.all;
5 ENTITY dff IS
  PORT (d, clk, rst: IN STD_LOGIC;
         q: OUT STD_LOGIC);
8 END dff;
10 ARCHITECTURE dff OF dff IS
11 BEGIN
12 PROCESS
13 BEGIN
    WAIT ON rst, clk;
14
         IF (rst='1') THEN
15
            q <= '0';
16
17
         ELSIF (clk'EVENT AND clk='1') THEN
          q <= d;
18
19
          END IF;
20 END PROCESS;
21 END dff;
```

 ตัวอย่างที่ 5.5
 การออกแบบวงจรนับ 0 ถึง 9 ขนาด 1 หลัก ครั้งที่ 2

 คำอธิบาย
 จากตัวอย่างที่ 5.2 จะทำการดัดแปลงโปรแกรม โดยนำเอาชุดคำสั่ง WAIT UTIL เข้า

 ไปเขียนแทนดังนี้

```
10 ARCHITECTURE counter OF counter IS
12 PROCESS -- no sensitivity list
   VARIABLE temp : INTEGER RANGE 0 TO 10;
14
15
           WAIT UNTIL (clk'EVENT AND clk='1');
          temp := temp + 1;
16
17
           IF (temp=10) THEN temp := 0;
18
           END IF;
19
           digit <= temp;</pre>
20 END PROCESS;
21 END counter;
```

จากลักษณะคำสั่ง WAIT ทั้งสามรูปแบบคือ ON WAIT และ FOR เราสามารถที่จะนำทั้งสามรูปแบบมา ผสมกันได้ เพื่อให้เกิดประสิทธิภาพต่อการใช้งาน ได้ดังนี้

- o การใช้ ON ร่วมกับคำสั่ง UTIL เป็นการหยุดรอ จนกว่าจะมีตัวกระตุ้นที่ต้องการ <u>และ</u> เงื่อนไข เป็นจริง จึงจะทำงานต่อไป
- o การใช้ on ร่วมกับคำสั่ง For เป็นการหยุดรอ จนกว่าจะมีตัวกระตุ้นที่ต้องการ <u>หรือ</u> ได้เวลาตาม ที่ต้องการ จึงจะทำงานต่อไป
- o การใช้งานคำสั่ง UTIL ร่วมกับคำสั่ง FOR เป็นการหยุดรอ จนกว่าเงื่อนไขเป็นจริง <u>หรือ</u> ได้เวลา ตามที่ต้องการ จึงจะทำงานต่อไป

#### 5.5 การใช้คำสั่ง CASE ในชุดคำสั่ง PROCESS

ลักษณะการทำงานของคำสั่ง CASE จะมีการใช้งานร่วมกับคำสั่ง WHEN ดังนั้นลักษณะการทำงานจะ ใกล้เคียงกันกับคำสั่ง WITH/SELECT/WHEN (หัวข้อ 4.3) ซึ่งคำสั่ง CASE ก็เป็นคำสั่งที่ทำหน้าเลือก ช่องทางปฏิบัติที่ตรงตามเงื่อนไขที่กำหนดให้ โดยมีกฎการเขียนดังนี้

```
CASE identifier IS

WHEN value => assignment1, assignment2;

WHEN value => assignment1, assignment2;

...

END CASE;
```

จากกฎการเขียนของคำสั่ง CASE เมื่อ identifier เป็นตัวแปรที่คอยตรวจสอบค่า ถ้าตรงกันกับค่า value ตัวใดตัวหนึ่งหรือไม่ ก็จะกระทำการในส่วนของการส่งผ่าน(assignment)นั้นๆ โดยในส่วนของการส่งผ่านค่าอาจจะมีการส่งผ่านค่าหลายๆตัวก็ได้ และคำสั่ง CASE นี้สามารถเรียกใช้งานภายใต้ชุดคำสั่ง PROCESS เดียวกันได้หลายๆครั้ง ดังแสดงในตัวอย่างย่อยต่อไปนี้

```
1 --- sequential code ------
2 ----CASE/WHEN--------
3 CASE control IS
4 WHEN "00" => x<=a; y<=b;
5 WHEN "01" => x<=b; y<=c;
6 WHEN OTHERS => x<="0000";
7 y<="ZZZZZ";
8 END CASE;
```

```
1----- concurrent code ------
2------WITH/SELECT/WHEN-----
3 WITH control SELECT
4 x <= a WHEN "00",
5 b WHEN "01",
6 "0000" WHEN OTHERS;
7 ...
```

ในการใช้งานคำสั่งระหว่าง CASE/WHEN กับ WITH/SELECT/WHEN จะมีข้อแตกต่างกัน ดังตารางที่ 5.1 เพราะฉะนั้นจึงต้องทำความเข้าใจถึงข้อแตกต่างก่อนนำไปใช้งาน

ตารางที่ 5.1 ความแตกต่างระหว่าง CASE/WHEN กับ WITH/SELECT/WHEN

|                                        | WITH/SELECT/WHEN                                                                           | CASE/WHEN                                                                                                |
|----------------------------------------|--------------------------------------------------------------------------------------------|----------------------------------------------------------------------------------------------------------|
| -ลักษณะคำสั่ง<br>-การใช้งาน            | เป็นชุดคำสั่งชนิดแข่งขนาน<br>ใช้งานนอกชุดคำสั่ง process<br>FUNCTION และ procedure เท่านั้น | เป็นชุดคำสั่งชนิดเรียงลำดับทีละคำสั่ง<br>ใช้งานภายในชุดคำสั่ง process<br>Function และ procedure เท่านั้น |
| -การส่งผ่านค่า<br>-จำนวนครั้งที่ถูกใช้ | ส่งผ่านค่าได้ตัวแปรเดียว                                                                   | ส่งผ่านค่าได้มากกว่าหนึ่งตัวแปร<br>ใช้ได้ไม่จำกัดจำนวนครั้ง                                              |

#### <u>ตัวอย่างที่ 5.6</u> คำอ<del>ธิ</del>บาย

การออกแบบวงจรขับส่วนแสดงผลหลอดเจ็ดส่วน (7-segment display)
วงจรที่ทำหน้าที่ทำให้หลอดแสดงผลเจ็ดส่วนทำงาน ให้แสดงผลเป็นตัวเลขตั้งแต่ 0 ถึง 9
เราเรียกว่าวงจร BCD to seven segment display ดังรูปที่ 5.4 เราเรียก
วงจรลักษณะนี้ว่าวงจรถอดรหัส (Decoder) ส่วนตัวแสดงผลเจ็ดส่วนนี้ เมื่อนำมาใช้งาน
จะต้องทราบประเภทของขาร่วม(common) โดยทั่วไปแล้วจะมีอยู่ประเภทคือ ขาร่วมแบบ
แอโนด(common anode) และขาร่วมแบบแคโทด(common cathode) หรือเรียก
ง่าย ๆว่า ขาร่วมแบบบวก และขาร่วมแบบลบ ในตัวอย่างนี้จะขอใช้ขาร่วมแบบลบ ดังนั้น
เราจะต้องส่งสัญญาณที่เป็นบวกหรือลอจิก '1' ให้กับส่วนแสดงผลเจ็ดส่วน ตั้งแต่ส่วน
(segment)a ถึงส่วน g ซึ่งจะทำให้มีการแสดงเป็นตัวเลขออกในรูปที่ 5.4 การ
เขียนโปรแกรม VHDL นั้นส่วนอินพุทจะมี 4 ขาคือ และเอาท์พุทมีอยู่กัน 7 ขา (โดยไม่
นับรวมขา dot) ดังแสดงในส่วนของ ENTITY ส่วนพฤติกรรมการทำงานของวงจรนี้
จะต้องทราบว่าตัวเลขแต่ลัวที่แสดง เกิดจากส่วนบ้างเช่น ถ้าเป็นเลข 0 ก็จะป้อนสัญญาณ
ลอจิก '1' ให้กับส่วนแสดงผลเจ็ดส่วนมีส่วน a ถึง f ซึ่งจะได้เป็น 111 1110 เป็น
ต้น ดังนั้นเราก็สามารถที่จะทำการเขียนการแสดงผลตัวเลขแต่ละตัวได้ ดังในบรรทัดที่ 16
ถึง 26



รูปที่ 5.4 ลักษณะของส่วนแสดงผลเจ็ดส่วน และ การแสดงเป็นตัวเลข

```
2 LIBRARY ieee;
3 USE ieee.std_logic_1164.all;
5 ENTITY bcd_ssd IS
     PORT (bcd_data : IN STD_LOGIC_VECTOR(3 DOWNTO 0);
6
7
          digit1 : OUT STD_LOGIC_VECTOR (6 DOWNTO 0));
8 END bcd ssd;
10 ARCHITECTURE behave OF bcd_sssd IS
11 BEGIN
12 PROCESS(bcd_data)
13 BEGIN
14 ---- BCD to seven segment display conversion: ------
15
           CASE bcd_data IS
                  WHEN "0000" => digit1 <= "11111110"; --7E
16
17
                  WHEN "0001" => digit1 <= "0110000"; --30
                 WHEN "0010" => digit1 <= "1101101"; --6D
18
                 WHEN "0011" => digit1 <= "1111001"; --79
19
                 WHEN "0100" => digit1 <= "0110011"; --33
20
                 WHEN "0101" => digit1 <= "1011011"; --5B
21
                 WHEN "0110" => digit1 <= "1011111"; --5F
22
                 WHEN "0111" => digit1 <= "1110000"; --70
23
24
                 WHEN "1000" => digit1 <= "11111111"; --7F
                  WHEN "1001" => digit1 <= "1111011"; --7B
25
                 WHEN OTHERS => NULL;
26
27
           END CASE;
28 END PROCESS;
29 END behave;
```

| Name:               | _Value | 100. | Ons 200.    | Ons 300. | Ons 400. | Ons 500. | Ons 600. | .Ons 700. | Ons 800. | Ons 900.    | Ons  |
|---------------------|--------|------|-------------|----------|----------|----------|----------|-----------|----------|-------------|------|
| <b>ਛ</b> ≆ bcd_data | TH2    | 0 )  | 1 )         | 2        | ( 3      | 4        | ( 5      | (6)       | 7        | ( 8         | 9    |
| - digit1            | H 30   | 7E   | <b>∦</b> 30 | X 6D     | 79       | ) 33     | ) 5B     | ) 5F      | 70       | <b>X</b> 7F | ) 7B |
| 1                   |        |      |             |          |          |          |          |           |          |             |      |

รูปที่ 5.5 ผลการจำลองของตัวอย่างที่ 5.6

#### **ตัวอย่างที่ 5.7** การออกแบบวงจรนับ 0 ถึง 7

คำอธิบาย การออกแบบวงจรนับ 0 ถึง 7 หรือเป็นการออกแบบวงจรนับขนาด 3 บิต สามารถเขียน บรรยายพฤติกรรมการทำงานโดยใช้ชุดคำสั่ง ได้หลายวิธี ดังต่อไปนี้

```
1 ----- Solution 1: With a VARIABLE -----
2 ENTITY counter IS
     PORT ( clk, rst: IN BIT;
           count: OUT INTEGER RANGE 0 TO 7);
5 END counter;
7 ARCHITECTURE counter OF counter IS
8 BEGIN
9 PROCESS (clk, rst)
10 VARIABLE temp: INTEGER RANGE 0 TO 7;
11
      BEGIN
           IF (rst='1') THEN
12
13
                 temp:=0;
14
           ELSIF (clk'EVENT AND clk='1') THEN
15
                 temp := temp+1;
```

```
16 END IF;

17 count <= temp;

18 END PROCESS;

19 END counter;

20 ------
```

```
1 ----- Solution 2: With SIGNALS only -----
2 ENTITY counter IS
3 PORT ( clk, rst: IN BIT;
4
          count: BUFFER INTEGER RANGE 0 TO 7);
5 END counter;
7 ARCHITECTURE counter OF counter IS
9 PROCESS (clk, rst)
10 BEGIN
    IF (rst='1') THEN
11
               count <= 0;
13
          ELSIF (clk'EVENT AND clk='1') THEN
14
               count <= count + 1;
         END IF;
16 END PROCESS;
17 END counter;
```



รูปที่ 5.6 ผลการจำลองของตัวอย่างที่ 5.7

# <u>ตัวอย่างที่ 5.8</u> การออกแบบวงจรเลื่อนเก็บข้อมูลแบบ เข้าขนานออกอนุกรม (PISO)

คำอธิบาย

วงจรเลื่อนเก็บข้อมูล แบบเข้าขนานออกอนุกรม ขนาด 8 บิต มีพฤติกรรมการทำงานคือ ขั้นตอนแรกคือต้องทำการนำ (load) เข้าข้อมูลมาเก็บไว้ก่อน หลังจากนั้นข้อมูลจะมีการ เลื่อนไปทางซ้ายทีละบิต (เลื่อนไปทางบิตสูงสุด) พร้อมทั้งเติม '0'ลงในบิตต่ำสุดด้วย ดังนั้นเราก็สามารถเขียนเป็นชุดคำสั่งได้ดังนี้

```
12 ARCHITECTURE behavioral of piso IS
13 CONSTANT reset_active : std_logic := '0';
14 BEGIN
15
     PROCESS( clk, resetn)
16
     VARIABLE temp_a,temp_b : std_logic_vector(4 downto 1);
17
     BEGIN
18 -----clear output register-----
19
          IF(resetn = reset_active) THEN
20
                 temp_a := (OTHERS => '0');
21 ----- On rising edge of clock, load/shift in data
          ELSIF (clk'EVENT and clk = '1') THEN
23 -----load data --
24
                 IF(ld_shf = '1') THEN
25
                       temp_a := data_in;
26 -----shift data---
                 ELSE
27
28
                        temp_b := temp_a;
                        temp_a (4) := temp_b (3);
29
30
                        temp_a (3) := temp_b (2);
31
                        temp_a (2) := temp_b (1);
32
                        temp_a (1) := '0';
33
                  END IF;
34
            END IF;
35
            data_out <= temp_a(4);</pre>
36
     END PROCESS;
37 END behavioral;
```



รูปที่ 5.7 ผลการจำลองของตัวอย่างที่ 5.8

ตัวอย่างที่ 5.9การออกแบบวงจรหารความถี่ (Frequency divider)จาก 1Mhz เป็น 100 khzคำอธิบายวงจรหารความถี่ ถือว่าเป็นวงจรที่มีความสำคัญอีกอย่าง เนื่องจากความถี่ที่ผลิตจากตัวกำเนิดความถี่ (Osillator) ไม่ได้ตรงตามความต้องของผู้ใช้

หลักการของวงจรหารความถี่ ก็คือวงจรนับนั่นเอง โดยที่ค่าของการนับหาได้จาก n = 1,000,000/100,000 = 10

```
LIBRARY ieee;
  USE ieee.std_logic_1164.All;
   USE ieee.std_logic_unsigned.All;
3
4
  ENTITY freq_div IS
5
  PORT(clk,resetn : IN STD_LOGIC;
7
   clk_out : OUT STD_LOGIC;
8
   q : OUT INTEGER RANGE 0 TO (10-1) );
9
   END freq_div;
10
11 ARCHITECTURE Behav OF freq_div IS
12 SIGNAL count : INTEGER RANGE 0 TO (10-1) := 0;
13 SIGNAL temp : STD_LOGIC;
14 BEGIN
15 PROCESS (clk, resetn)
16
     BEGIN
17
      IF (resetn = '0' OR count > (10-1)) THEN
18
           count <= 0;
      ELSIF (clk'EVENT AND clk = '1') THEN
19
20
            count <= count + 1;</pre>
21
            IF count > ((10/2)-1) THEN
22
                  temp <= '1';
            ELSE temp <= '0';
23
24
           END IF;
25
      END IF;
26
           q <= count;
27
            clk_out <= temp;</pre>
28
      END PROCESS;
29 END Behav;
```



รูปที่ 5.8 ผลการจำลองของตัวอย่างที่ 5.9

#### 5.6 โจทย์ปัญหา

1. ให้เขียนโปรแกรมสำหรับวงจรบวกเลขประเภท Carry Ripple Adder ขนาด 8 บิต แบบไม่ คิดเครื่องหมาย ในแต่ละบิตที่ทำการบวกจะได้ผลลัพธ์ ดังนี้

$$\mathbf{s}_j = \mathbf{a}_j$$
 XOR  $\mathbf{b}_j$  XOR  $\mathbf{c}_j$   $\mathbf{c}_{j+1} = (\mathbf{a}_j \text{ AND } \mathbf{b}_j) \text{OR}(\mathbf{a}_j \text{ AND } \mathbf{c}_j) \text{OR}(\mathbf{b}_j \text{ AND } \mathbf{c}_j)$  กำหนดให้ใช้ชุดคำสั่ง GENERIC ร่วมกับ FOR/LOOP



- 2. จากตัวอย่างที่ 5.5 ให้ปรับปรุงตัวโปรแกรมเพื่อให้นับเลข 00 ถึง 99 ขนาด 2 หลัก
- 3. จากตัวอย่างที่ 5.6 ให้ปรับปรุงตัวโปรแกรมสำหรับขับส่วนแสดงผลหลอดเจ็ดส่วน โดยให้แสดงผล ตั้งแต่เลข 0 ถึง F จำนวน 1 หลัก
- 4. จากตัวอย่างที่ 5.9 ให้ปรับปรุงตัวโปรแกรมเพื่อให้หารความถี่จากความถี่ 50hz ให้เหลือเพียง
- 5. ให้เขียนโปรแกรม เพื่อทำเป็นนาพิกา 12 ชั่วโมง โดยใช้ความถี่ 50 hz (จากแหล่งจ่ายกำเนิดที่ ได้มาจากการไฟฟ้าส่วนภูมิภาค)



# ไฟในต์สเตตแมชชื่น

Finite-State Machine

การออกแบบวงจรดิจิตอลในรูปแบบ*ไฟในต์สเตตแมซซีน*เป็นการออกแบบเชิงลำดับ ในลักษณะที่บ่งบอกถึง สถานะ(state)ของการทำงานและให้ค่าฟังก์ชั่นเอาท์พุท การออกแบบวงจรในรูปแบบนี้เหมาะสำหรับ ลักษณะงานที่ต้องมีการทำตามสถานะและสถานะนั้นมีการเปลี่ยนแปลงไป-มา

การทำงานของวงจรไฟในต์สเตตแมชชีน ในวงจรหนึ่งอาจมีจำนวนสถานะ หลาย ๆสถานะ และในแต่ละ สถานะก็อาจส่งผลต่อค่าฟังก์ชั่นเอาท์พุทและค่าสถานะครั้งถัดไป

โดยทั่วไปของการออกแบบวงจรดิจิตอลในลักษณะนี้ จะมีองค์ประกอบสองส่วน (ดังรูปที่ 6.1)คือ

- ส่วนของวงจรคอมไบเนชั่น จะมีอินพุทอยู่ 2 ชุดคือ ชุดของขาอินพุท (สำหรับรับข้อมูลจาก ภายนอก) และชุดของขาสถานะปัจจุบัน (pr\_state) ซึ่งได้จากเอาท์พุทของวงจรซีเควน-เชียล ส่วนเอาท์พุทจะมีอยู่ 2 ชุดเช่นกันคือ ชุดของขาเอาท์พุท และชุดของขาสถานะครั้งถัดไป (nx\_state)
- 2. ส่วนของวงจรซีเควนเชียล จะมีอินพุทจำนวน 3 ชุดคือ ขารีเซต ขาสัญญาณนาพิกา และชุดของ ขาสถานะครั้งถัดไปที่ได้มาจากเอาท์พุทของวงจรคอมไบเนชั่น ส่วนเอาท์พุทจะมีอยู่ 1 ชุดคือชุด ของขาสถานะปัจจุบัน สำหรับส่งไปยังวงจรคอมไบเนชั่น



รูปที่ 6.1 ลักษณะองค์ประกอบของการออกแบบวงจรดิจิตอลในลักษณะเชิงสถานะ

ในการออกแบบวงจรไฟในต์สเตตแมชชีนนี้ เมื่อแบ่งตามค่าฟังก์ชั่นเอาท์พุทที่ได้ จะสามารถแบ่งออกได้ 2 ประเภท ได้แก่

- 1. ค่าของฟังก์ชั่นเอาท์พุทที่ได้ในขณะนั้น ได้มาจากค่าของฟังก์ชั่นสถานะปัจจุบันและค่าของ ฟังก์ชั่นอินพุทในขณะนั้นด้วย บางครั้งเรียกการออกแบบนี้ว่าเมลลี่สเตตแมชชีน (Mealy state machine)
- 2. ค่าของฟังก์ชั่นเอาท์พุทที่ได้ในขณะนั้น ได้มาจากค่าของฟังก์ชั่นสถานะปัจจุบันในขณะนั้นอย่าง เดียว บางครั้งเรียกการออกแบบนี้ว่ามอร์สเตตแมชชีน (Moore state machine)

#### 6.1 รูปแบบมอร์สเตตแมชชีนสำหรับภาษา vndl

ลักษณะการเขียนโปรแกรมภาษา VHDL สำหรับรูปแบบมอร์สเตตแมชชีน จะแบ่งการเขียนออกเป็นสองส่วน คือ

ส่วนที่ 1 : เป็นส่วนของวงจรคอมไบเนชั่น ส่วนที่ 2 : เป็นส่วนของวงจรซีเควนเชียล

#### ส่วนที่ 1: ไฟในต์สเตตแมชชีนในส่วนของวงจรคอมไบเนชั่น

การเขียนโปรแกรมไฟในต์สเตตแมชชีนในส่วนของวงจรคอมไบเนชั่น สามารถเขียนโดยใช้ชุดคำสั่งแข่งขนาน (ในบทที่ 4) หรือชุดคำสั่งชนิดเรียงลำดับ (ในบทที่ 5) ก็ได้ แต่เพื่อความสะดวกและง่ายต่อการเขียนจึงนิยม ใช้ชุดคำสั่งชนิดเรียงลำดับ ประเภทชุดคำสั่ง PROCESS ที่มีการเรียกใช้คำสั่ง CASE/WHEN ดังตัว อย่าง แม่แบบการเขียน ต่อไปนี้

```
1   ------ part 1 : combinational ------
2    PROCESS (pr_state)
3    BEGIN
4    CASE pr_state IS
5     WHEN state0 => output <= <value>;
6    WHEN state1 => output <= <value>;
7    ...
8    END CASE;
9    END PROCESS;
```

จากตัวอย่างแม่แบบการเขียนโปแกรมนี้ เป็นลักษณะเขียนที่ง่ายต่อความเข้าใจ ที่เลือกใช้ชุดคำสั่ง PROCESS ที่มีการระบุตัวกระตุ้นการทำงาน จำนวนเพียงตัวเดียวคือ pr\_state เมื่อตัวกระตุ้นมีการ เปลี่ยนแปลงเหตุการณ์หรือเปลี่ยนระดับสัญญาณ จะส่งผลทำให้คำสั่งภายใน PROCESS ทำงาน ตามลำดับ ตั้งแต่บรรทัดที่4 เป็นต้นไป กล่าวคือเมื่อค่า pr\_state ตรงกับสถานะนั้นๆก็จะทำให้ได้ค่าเอาท์พุท ณ ตำแหน่งสถานะนั้นๆ

#### ส่วนที่ 2: ไฟในต์สเตตแมชชืนในส่วนของวงจรซีเควนเชียล

ในส่วนของการเขียนโปรแกรมไฟในต์สเตตแมชชีนของวงจรซีเควนเชียลนั้น จะเป็นลักษณะเหมือนกับของ หน่วยความจำหรือฟลิบฟลอบ โดยจะต้องใช้ชุดคำสั่งชนิดเรียงลำดับประเภทชุดคำสั่ง PROCESS จำนวน สองชุด กล่าวคือ

ชุดคำสั่ง PROCESS ชุดแรก จะทำหน้าที่ ตรวจสอบสถานะ(สเตต)และอินพุทขณะนั้น แล้วให้ค่า สถานะครั้งถัดไป

ชุดคำสั่ง PROCESS ชุดที่สอง จะทำหน้าที่ตรวจสอบอินพุทขารีเซตและขาสัญญาณนาฬิกา แล้วให้ ค่าสถานะครั้งถัดไปสัมพันธ์กับสัญญาณนาฬิกา หรือเป็นจุดเริ่มต้นสถานะใหม่(state0)เมื่อขารีเซตมีค่าเป็น ลอจิก `1′ ดังตัวอย่างแม่แบบการเขียน ต่อไปนี้

```
----- part 2 : sequential -----
2
    PROCESS(input,pr_state)
3
    BEGIN
       CASE pr state IS
5
            WHEN state0 =>
6
              IF (input = ...) THEN
7
                nx state <= state1;</pre>
8
              END IF;
9
            WHEN state1 =>
10
             IF (input = ...) THEN
11
               nx_state <= state2;</pre>
12
              END IF;
13
             . . .
14
         END CASE;
15
      END IF;
16 END PROCESS;
17
   ----- Update state ---
18 PROCESS(reset, clock)
19 BEGIN
20 IF (reset='1') THEN
21
          pr_state <= state0;</pre>
22
       ELSIF (clock'EVENT AND clock='1') THEN
23
       pr_state <= nx_state;</pre>
    END IF;
24
25 END PROCESS;
```

เมื่อนำแม่แบบการเขียนโปรแกรมในส่วนที่ 1 และ 2 มารวมกันจะได้ โครงสร้างของไฟในต์สเตตแมชชีน สำหรับภาษา VHDL ในรูปแบบมอร์สเตตแมชชีน ดังนี้

```
LIBRARY ieee;
    USE ieee.std_logic_1164.all;
3
    ENTITY <entity_name> IS
5
    PORT ( input: IN <data_type>;
6
       reset, clock: IN STD_LOGIC;
7
        output: OUT <data_type>);
    END <entity_name>;
8
9
10
   ARCHITECTURE <arch_name> OF <entity_name> IS
11
    TYPE state IS (state0, state1, state2, state3, ...);
12
    SIGNAL pr_state,nx_state : state;
13
   BEGIN
14
    ----- part 2 section: -----
15
    PROCESS(input,pr_state)
16
   BEGIN
17
     CASE pr_state IS
18
            WHEN state0 =>
19
               IF (input = ...) THEN
20
                 nx_state <= state1;</pre>
               END IF;
21
            WHEN state1 =>
2.2
23
              IF (input = ...) THEN
                nx_state <= state2;</pre>
2.4
              END IF;
25
26
         END CASE;
27
28
       END IF;
```

```
29
   END PROCESS;
30
     ----- Update state -
    PROCESS(reset, clock)
32
   BEGIN
33
       IF (reset='1') THEN
           pr_state <= state0;</pre>
35
        ELSIF (clock'EVENT AND clock='1') THEN
36
         pr_state <= nx_state;</pre>
37
       END IF;
   END PROCESS;
38
39
   ----- part 1 section: -----
    PROCESS (pr_state)
40
41
     BEGIN
42
       CASE pr_state IS
43
          WHEN state0 => output <= <value>;
44
           WHEN state1 => output <= <value>;
45
46
        END CASE;
    END PROCESS;
47
48 END <arch_name>;
```

## <u>ตัวอย่างที่ 6.</u>1 การออกแบบวงจรไฟในต์สเตตแมชชีนอย่างง่าย ดังรูปที่ 6.2

คำอธิบาย จากรูปในระบบจะมีจำนวนสถานะเพียงสี่สถานะคือ S0 S1 S2 และ S3 โดยที่สถานะ จะเปลี่ยนนั้นจะเกิดขึ้นในกรณีที่อินพุท x มีค่าลอจิกเป็น '1' เท่านั้น และค่าของ เอาท์พุทจะมีค่าเท่ากับ "0000" "1011" "1100" และ "1010" เมื่อสถานะยู่ที่ S0 S1 S2 และ S3 ตามลำดับ ในการเริ่มต้นการทำงานหรือมีการรีเซตระบบ จะต้อง เริ่มต้นที่สถานะ S0 เสมค



รูปที่ 6.2 รูปแบบสเตตแมชชีนของตัวอย่างที่ 6.1



รูปที่ 6.3 ผลของการจำลองของตัวอย่างที่ 6.1



รูปที่ 6.4 ผลของการสังเคราะห์วงจรลอจิกเกตของตัวอย่างที่ 6.1

เมื่อนำไปเขียนโปแกรมก็จะอาศัย โครงสร้างของไฟในต์สเตตแมชชีนสำหรับภาษา VHDL โดยมีชื่อสถานะในบรรทัดที่ 11 ส่วนในบรรทัดที่ 15 ถึง 44 เป็นส่วนของวงจรซีเควน เซียล และในบรรทัดที่ 46 ถึง 54 เป็นส่วนของวงจรคอมไบเนชั่น เมื่อนำผลไปทำการ จำลองจะได้ดังรูปที่ 6.3 และเมื่อนำไปสังเคราะห์เป็นวงจรลอจิกเกตจะได้ดังรูปที่ 6.4

```
LIBRARY ieee;
2 USE ieee.std_logic_1164.all;
  ENTITY exam_fsm_moore1 IS
5
   PORT ( x: IN STD_LOGIC;
         reset, clock: IN STD_LOGIC;
6
7
         z: OUT STD_LOGIC_VECTOR (3 DOWNTO 0) );
  END exam_fsm_moore1;
8
10 ARCHITECTURE fsm OF exam_fsm_moorel IS
11 TYPE state IS (S0, S1, S2, S3);
12 SIGNAL pr_state,nx_state : state;
13 BEGIN
   ----- part 2 section: --
     PROCESS (reset, clock)
15
         BEGIN
16
               IF (reset='1') THEN
17
18
                    pr_state <= S0;</pre>
19
               ELSIF (clock'EVENT AND clock='1') THEN
20
                    pr_state <= nx_state;</pre>
21
               END IF;
22
        END PROCESS;
23
24
         PROCESS (x,pr_state)
25
         BEGIN
26
               CASE pr_state IS
27
                     WHEN SO =>
```

```
IF (x = '1') THEN
28
29
                                    nx_state <= S1;</pre>
30
                              END IF;
31
                       WHEN S1 =>
32
                              IF (x = '1') THEN
33
                                    nx_state <= S2;</pre>
34
                             END IF;
35
                       WHEN S2 =>
36
                             IF (x = '1') THEN
37
                                    nx_state <= S3;</pre>
38
                             END IF;
39
                       WHEN S3 =>
40
                             IF (x = '1') THEN
41
                                   nx_state <= S0;</pre>
42
                              END IF;
43
                       END CASE;
44
                END PROCESS;
45
     ----- part 1 section: ----
46
     PROCESS (pr_state)
47
      BEGIN
48
                 CASE pr_state IS
49
                       WHEN S0 => z \le "0000";
                       WHEN S1 => z <= "1011";
50
51
                       WHEN S2 => z <= "1100";
52
                       WHEN S3 => z <= "1010";
53
                  END CASE;
54
          END PROCESS;
55 END fsm;
```

# <u>ตัวอย่างที่ 6.2</u> การออกแบบวงจรนับเพื่อให้ได้ค่า 13140 โดยใช้รูปแบบไฟไนต์สเตตแมชซีน

คำอธิบาย

ในการออกแบบวงจรนับแบบนี้จะมีการนับค่าทั้งหมดห้าครั้ง ดังนั้นก็จะมีจำนวนสถานะ ทั้งหมด 5 สถานะ คือ S0 S1 S2 S3 และ S4 โดยแต่ละสถานะก็จะให้ค่าเอาท์พุท ออกมาเป็น 1 3 1 4 และ 0 ดังรูปที่ 6.5 การเปลี่ยนจากสถานะหนึ่งไปยังอีกสถานะ หนึ่งจะต้องให้อินพุท x มีค่าเป็นลอจิก `1' เท่านั้น และเมื่อขาอินพุท reset มีค่าเป็น ลอจิก `1' จะทำให้ระบบเริ่มต้นใหม่ที่สถานะ S0 ทันที และเมื่อมีการเปลี่ยนแปลงของ สถานะถึงสถานะ S4 ระบบก็จะกลับมาเริ่มต้นใหม่ที่สถานะ S0



รูปที่ 6.5 แสตตไดอะแกรมของลำดับการนับ 13140

เมื่อนำไปเขียนโปแกรมก็จะอาศัย โครงสร้างของไฟในต์สเตตแมชชีนสำหรับภาษา VHDL เช่นกัน โดยชื่อสถานะจะเพิ่มในบรรทัดที่ 11 ส่วนในบรรทัดที่ 15 ถึง 48 เป็นส่วนของ วงจรซีเควนเชียล และในบรรทัดที่ 50 ถึง 59 เป็นส่วนของวงจรคอมไบเนชั่น เมื่อนำผล ไปทำการจำลองจะได้ดังรูปที่ 6.6 และเมื่อนำไปสังเคราะห์เป็นวงจรลอจิกเกตจะได้ดังรูป ที่ 6.7



รูปที่ 6.6 ผลของการจำลองของตัวอย่างที่ 6.2

```
1
   LIBRARY ieee;
2
   USE ieee.std_logic_1164.all;
3
4
   ENTITY exam_fsm_moore_13140 IS
5
   PORT ( x: IN STD_LOGIC;
         reset, clock: IN STD_LOGIC;
6
7
         z: OUT INTEGER RANGE 0 TO 9 );
   END exam_fsm_moore_13140;
8
9
10 ARCHITECTURE fsm OF exam_fsm_moore_13140 IS
11 TYPE state IS (S0, S1, S2, S3, S4);
12 SIGNAL pr_state, nx_state : state;
14 ----- part 2 section: -----
15
         PROCESS (reset, clock)
          BEGIN
17
                IF (reset='1') THEN
18
                     pr state <= S0;
19
                ELSIF (clock'EVENT AND clock='1') THEN
                      pr_state <= nx_state;</pre>
20
21
                END IF;
22
          END PROCESS;
23
         PROCESS (x,pr_state)
24
25
          BEGIN
26
                CASE pr_state IS
27
                      WHEN SO =>
28
                            IF (x = '1') THEN
                                   nx_state <= S1;</pre>
29
30
                            END IF;
31
                      WHEN S1 =>
                            IF (x = '1') THEN
32
                                  nx_state <= S2;</pre>
33
                            END IF;
34
35
                      WHEN S2 =>
                            IF (x = '1') THEN
36
37
                                  nx_state <= S3;</pre>
38
                             END IF;
39
                      WHEN S3 =>
40
                             IF (x = '1') THEN
41
                                   nx_state <= S4;</pre>
42
                             END IF;
43
                      WHEN S4 =>
```

```
IF (x = '1') THEN
44
45
                                         nx_state <= S0;</pre>
46
                                  END IF;
47
                   END CASE;
48
          END PROCESS;
49
       ----- part 1 section: ----
      PROCESS (pr_state)
50
51
             BEGIN
52
                   CASE pr_state IS
                           WHEN S0 => z <= 1;
WHEN S1 => z <= 3;
WHEN S2 => z <= 1;
53
54
55
56
                           WHEN S3 \Rightarrow z \iff 4;
57
                           WHEN S4 \Rightarrow z \iff 0;
58
                    END CASE;
59
            END PROCESS;
60 END fsm;
```



รูปที่ 6.7 ผลของการสังเคราะห์วงจรลอจิกเกตของตัวอย่างที่ 6.2

#### 6.2 รูปแบบเมลลี่สเตตแมชชีนสำหรับภาษา VHDL

จากหัวข้อที่ผ่านมาเป็นการออกแบบวงจรในรูปแบบมอร์สเตตแมชชีน ที่ซึ่งค่าเอาท์พุทขณนั้นจะได้จาก สถานะขณะนั้นเท่านั้น แต่การออกแบบในรูปแบบเมลลี่สเตตแมชชีนแล้วค่าของเอาท์พุทที่ได้จะขึ้นอยู่กับ สถานะปัจจุบันและอินพุทปัจจุบัน ดังนั้นเมื่อนำไปทำเป็นแม่แบบการเขียนโปรแกรมภาษา VHDL จะปรับปรุง แม่แบบการเขียนของมอร์สเตตแมชชีน เฉพาะในส่วนที่ 1 เท่านั้น ดังต่อไปนี้

```
LIBRARY ieee;
   USE ieee.std_logic_1164.all;
   ENTITY <entity_name> IS
5
   PORT ( input: IN <data_type>;
6
      reset, clock: IN STD_LOGIC;
7
       output: OUT <data_type>);
8
    END <entity_name>;
9
   ARCHITECTURE <arch_name> OF <entity_name> IS
10
    TYPE state IS (state0, state1, state2, state3, ...);
11
12
    SIGNAL pr_state,nx_state : state;
13
14
    ----- part 2 section: -----
15
    PROCESS(input,pr_state)
16
    BEGIN
17
     CASE pr_state IS
18
            WHEN state0 =>
19
            IF (input = ...) THEN
20
               nx_state <= state1;</pre>
21
             END IF;
22
            WHEN state1 =>
23
             IF (input = ...) THEN
24
               nx state <= state2;
25
              END IF;
26
            . . .
        END CASE;
27
    END IF;
28
29 END PROCESS;
30
    ----- Update state -----
31 PROCESS(reset, clock)
32 BEGIN
33 IF (reset='1') THEN
        pr_state <= state0;</pre>
35
      ELSIF (clock'EVENT AND clock='1') THEN
36
       pr_state <= nx_state;</pre>
    END IF;
37
38 END PROCESS;
39 ----- part 1 section: -----
40 PROCESS (input,pr_state)
41
    BEGIN
42
      CASE pr_state IS
43
         WHEN state0 =>
44
              IF (input = ...) THEN
45
               output <= <value>;
47
               output <= <value>;
48
             END IF;
49
         WHEN state1 =>
             IF (input = ...) THEN
50
51
               output <= <value>;
52
              ELSE
```

#### <u>ตัวอย่างที่ 6.3</u> การออกแบบเมลลี่สเตตแมชชีน ดังรูปที่ 6.8

คำอธิบาย

จากรูปเมื่ออินพุทเปลี่ยนแปลงจะทำให้สถานะปัจจุบันและเอาท์พุทเปลี่ยนแปลงตาม โดยมี จำนวนสถานะสี่สถานะคือ S0 S1 S2 และ S3 จากรูปแบบการเขียนโปรแกรมของเมล ลี่สเตตแมชชีน จะมีการระบุชื่อของสถานะในบรรทัดที่ 11 และส่วนที่ 2 มีการตรวจค่า กระตุ้นการทำงานของค่าสถานะปัจจุบันและอินพุทเพื่อให้ได้ค่าเอาทุ์ท



รูปที่ 6.8 รูปแบบสเตตแมชชีนของตัวอย่างที่ 6.3

```
1 LIBRARY ieee;
2 USE ieee.std_logic_1164.all;
4 ENTITY exam_fsm_mealy_1 IS
5 PORT ( x: IN STD_LOGIC;
       reset, clock: IN STD_LOGIC;
       z: OUT STD_LOGIC_VECTOR(3 DOWNTO 0) );
8 END exam_fsm_mealy_1;
10 ARCHITECTURE fsm OF exam_fsm_mealy_1 IS
11 TYPE state IS (S0, S1, S2, S3);
12 SIGNAL pr_state, nx_state : state;
13 BEGIN
14 ----- part 2 section: -----
      PROCESS (reset, clock)
15
16
        BEGIN
              IF (reset='1') THEN
17
                    pr_state <= S0;</pre>
18
              ELSIF (clock'EVENT AND clock='1') THEN
19
20
                    pr_state <= nx_state;</pre>
              END IF;
21
22
        END PROCESS;
23 -
24
        PROCESS (x,pr_state)
25
26
              CASE pr_state IS
```

```
WHEN SO =>
27
28
                         IF (x = '1') THEN
29
                             nx_state <= S1;
30
                         END IF;
31
                    WHEN S1 =>
32
                         IF (x = '1') THEN
33
                           nx_state <= S2;
34
                         END IF;
35
                    WHEN S2 =>
36
                         IF (x = '1') THEN
                              nx_state <= S3;
37
38
                         END IF;
39
                    WHEN S3 =>
40
                        IF (x = '1') THEN
41
                              nx_state <= S0;
42
                         END IF;
43
                    WHEN S4 =>
                         IF (x = '1') THEN
44
45
                              nx_state <= S0;
                         END IF;
46
47
                    END CASE;
48
             END PROCESS;
49 ----- part 1 section: -----
50 PROCESS (x,pr_state)
51
        BEGIN
52
             CASE pr_state IS
53
                    WHEN SO =>
                         IF (x='1') THEN
54
55
                               Z <= "1011";
56
57
                               Z <= "1111";
58
                         END IF;
59
                    WHEN S1 =>
60
                         IF (x='1') THEN
61
                               Z <= "1100";
62
                               Z <= "1111";
63
                         END IF;
64
65
                    WHEN S2 =>
                         IF (x='1') THEN
66
67
                               Z <= "1010";
68
69
                               Z <= "1111";
70
                         END IF;
71
                    WHEN S3 =>
72
                          IF (x='1') THEN
73
                               Z <= "0000";
74
75
                               Z <= "1111";
76
                          END IF;
77
              END CASE;
78
        END PROCESS;
79 END fsm;
```

เมื่อนำเขียนโปแกรมไปทำการจำลองจะได้ดังรูปที่ 6.9 และเมื่อนำไปสังเคราะห์เป็นวงจรลอจิก เกตจะได้ดังรูปที่ 6.10 และจากผลการจำลองจะเห็นว่าเอาท์พุทที่ได้จะแตกต่างจากตัวอย่างที่ 6.1



รูปที่ 6.9 ผลของการจำลองของตัวอย่างที่ 6.3



รูปที่ 6.10 ผลของการสังเคราะห์วงจรลอจิกเกตของตัวอย่างที่ 6.3

### 6.3 โจทย์ปัญหา

1. จากรูปที่ บผ6.1 ให้เขียนบรรยายเป็นภาษา VHDL



รูปที่ บผ6.1

2. จากรูปที่ บผ6.2 เป็นการออกแบบวงจรนับ BCD counter ให้เขียนบรรยายเป็นภาษา VHDL



3. จากรูปที่ บผ6.3 ให้เขียนบรรยายเป็นภาษา VHDL



รูปที่ บผ6.3

4. จากรูปที่ บผ6.4 ให้เขียนบรรยายเป็นภาษา VHDL



รูปที่ บผ6.4



## ภาคผนวก ก.

## ประวัติความเป็นมาของภาษา VHDL และข้อกำหนดในการตั้งชื่อตัวแปร

#### VHDL คือะไร

VHDL ข่อมาจาก VHSIC Hardware Description Language (VHIC : Very High speed Integrated Circuit) เป็ นภาษาโปรแกรมระดับสูง (High Level Language) ใช้กำหนดและบรรยายพฤติกรรมฟังก์ชัน การทำงานของฮาร์ ด-แวร์ในระบบดิจิตอล ภาษา VHDL นี้ถูกกระทรวงกลาโหมของสหรัฐอเมริกา เริ่มพัฒนาตั้งแต่ปี ค.ศ. 1981 จน กระทั่งปี ค.ศ. 1985 เทคโนโลขีการออกแบบวงจรดิจิตอลด้วยภาษาVHDL ก็ได้ถูกนำมาใช้งานโดยทั่วไป หลังจากนั้นไม่นานทางสมาคม IEEE จึงได้รับภาษานี้เข้ามาศึกษา จนกระทั่งปี ค.ศ. 1987 ได้ยอมกำหนด มาตรฐานของภาษา VHDL โดยใช้ชื่อว่า IEEE 1076-1987 และได้มีการปรับปรุงมาตรฐานใหม่ในปี ค.ศ.1993 โดยใช้ชื่อว่า IEEE 1076-1993

#### ข้อดีของภาษา VHDL

- เป็นมาตรฐานของ IEEE ทำให้มีเครื่องมือต่างๆและบริษัทที่สนับสนุนการทำงานมากมาย นอกจากนี้
   วงจรที่ออกแบบโดย VHDL ก็จะใช้งานได้นานเนื่องจากมีความเข้ากันได้ของภาษากับวงจรที่ได้รับการ
   ออกแบบใหม่
- ภาคอุตสาหรกรรมสนับสนุน เนื่องจากภาษา VHDL เป็นภาษาที่เป็นมาตรฐานของ IEEE จึงมีอุตสาห-กรรมจำนวนมากที่รองรับการออกแบบที่ใช้ภาษา VHDL
- การออกแบบโดยใช้ภาษา VHDL สามารถนำไปจำลองการทำงานหรือสังเคราะห์ ด้วยซอฟท์แวร์ตัวใดก็ ได้ที่รองรับภาษาVHDL จึงทำให้การออกแบบด้วยภาษา VHDL จึงเป็นการออกแบบที่ไม่ยึดติดกับ ซอฟท์แวร์ที่ใช้ในการออกแบบ
- ผู้ออกแบบวงจรสามารถออกแบบวงจรโดยใช้ภาษา VHDL ได้หลายระดับตั้งแต่ระดับ Electronic boxes
   ถึงระดับทรานซิสเตอร์ และสามารถออกแบบวงจรที่มีความซับซ้อนสูงและมีขนาดใหญ่มากได้
- วงจรที่ออกแบบโดยภาษา VHDL สามารถนำกลับมาใช้ใหม่ได้ง่าย เนื่องจากสามารถเปลี่ยนแปลงแก้ไข
   วงจรได้ง่าย
- เป็นภาษาในรูปแบบบรรยายพฤติกรรม ทำให้เราสามารถอธิบายการทำงานของวงจรภายในการ ออกแบบได้ทัน

### ขั้นตอนการออกแบบ

ขั้นตอนการออกแบบจะเริ่มต้นจากศึกษาขั้นตอนหรือพฤติกรรมการทำงานของวงจรที่ต้องจะสังเคราะห์มาใช้งาน หลังจากนั้นทำการกำหนดจำนวนพร้อมขนาดของสัญญาณที่เข้าไปและสัญญาณหลังจากมีการทำงานแล้ว หลังจากนั้นก็เลือกใช้ชุดกำสั่งที่เหมาะสม หลังจากนั้นโปรแกรมภาษา VHDL ที่ถูกเขียนขึ้นจะถูกคอมไพล์ เมื่อ ผ่านขั้นตอนนี้ ก็จะทำเข้าสู่ขั้นตอนการจำลองผล ซึ่งเป็นตอนที่สำคัญขั้นตอนหนึ่ง โดยผลการจำลองที่ได้ตรงตาม ความต้องการหรือไม่ ถ้าไม่ก็ต้องออกแบบใหม่ แต่ถ้าถูกต้องก็ทำการอัดโค๊ดโปรแกรมที่ได้จากการคอมไฟล์ลงสู่ ชิพไอซี ซึ่งได้แก่ชิพไอซีประเภท CPLD หรือ FPGA ที่ซึ่งพร้อมจะถูกนำไปใช้งานจริง ดังแสดงแสดงในรูปที่ ผ.1

จากขั้นคังกล่าวผู้ออกแบบ สามารถที่จะออกแบบ คูผลการจำลอง พร้อมผลิตชิพไอซีที่ต้องการ ซึ่งจะใช้เวลาไม่ มาก และก็ไม่ต้องสิ้นเปลืองเวลาในการต่อสาขวงวงจร เหมือนเมื่อก่อน



รูปที่ ผ.1 ขั้นตอนการออกแบบวงจรคิจิตอลยุคใหม่

หน้าที่ : 72

### ข้อกำหนดการตั้งชื่อตัวแปรในด้วยภาษา VHDL

การเขียนโปรแกรมด้วยภาษา VHDL จะมีข้อกำหนดเฉกเช่นเดียวกันกับการเขียนโปรแกรมด้วยภาษาอื่นๆ ดังนั้น จึงต้องพยายามทำความเข้าใจข้อกำหนดต่างๆก่อนลงมือเขียนโปรแกรม เพื่อที่จะทำให้การเขียนโปรแกรมเป็น ไปด้วยดี

### การตั้งชื่อตัวแปร (Object Name)

- ชื่อจะประกอบด้วยตัวหนังสือ(พยัญชนะและตัวเลข)ในภาษาอังกฤษ ได้แก่ A-Z, a-z, 0-9, และ (underscore)
- ชื่อจะต้องขึ้นต้นตัวอักษรเสมอ
- ชื่อสามารถประกอบด้วยพยัญชนะ ตัวเลข และเครื่องหมายขีดล่างจำนวนไม่จำกัด
- การใช้เครื่องขีดล่าง(\_)ทุกครั้งจะต้องนำหน้าด้วยพยัญชนะ หรือตัวเลขและตามด้วย
   พยัญชนะหรือตัวเลข
- ชื่อที่ใช้ด้วยพยัญชนะตัวใหญ่หรือตัวเล็กไม่มีความแตกต่างกัน(case insensitive)
- ชื่อที่ใช้จะต้องไม่ซ้ำกับคำสงวน
- ชื่อของแฟ้มข้อมูลจะต้องตรงกันชื่อ entity\_name

หนังสือเล่มนี้ผู้เขียนอ้างมาตราฐานภาษา VHDL ปี 87 ซึ่งเป็มาตราฐานของภาษา VHDL ยุคเริ่มแรก ซึ่งข้อ แตกต่างระหว่าง VHDL ปี 87 ปี 93 และปี 2002 นั้นแตกต่างไม่มากเท่าไร ผู้อ่านสามารถหาอ่านได้ ในเครื่อข่าย อินเตอร์เนท และในภาคผนวก ข. ของชุดคำสงวนก็มีข้อแตกต่างในงานบางคำสั่ง ยกตัวอย่างเช่น XNOR ไม่มี บรรจุอยู่ใน VHDL ปี 87 แต่มีใน VHDL ปี 93



# ภาคผนวก ข.

# คำสงวน ในภาษา VHDL

| From VHDL 87: | ENTITY   | OPEN      | TIAW          |
|---------------|----------|-----------|---------------|
|               | EXIT     | OR        | WHEN          |
| ABS           | FILE     | OTHERS    | WHILE         |
| ACCESS        | FOR      | OUT       | WITH          |
| AFTER         | FUNCTION | PACKAGE   | XOR           |
| ALIAS         | GENERATE | PORT      |               |
| ALL           | GENERIC  | PROCEDURE |               |
| AND           | GUARDED  | PROCESS   | From VHDL 93: |
| ARCHITECTURE  | IF       | RANGE     | GROUP         |
| ARRAY         | IN       | RECORD    | IMPURE        |
| ASSERT        | INOUT    | REGISTER  | INERTIAL      |
| ATTRIBUTE     | IS       | REM       | LITERAL       |
| BEGIN         | LABEL    | REPORT    | POSTPONED     |
| BLOCK         | LIBRARY  | RETURN    | PURE          |
| BODY          | LINKAGE  | SELECT    | REJECT        |
| BUFFER        | LOOP     | SEVERITY  | ROL           |
| BUS           | MAP      | SIGNAL    | ROR           |
| CASE          | MOD      | SUBTYPE   | SHARED        |
| COMPONENT     | NAND     | THEN      | SLA           |
| CONFIGURATION | NEW      | TO        | SLL           |
| CONSTANT      | NEXT     | TRANSPORT | SRA           |
| DISCONNECT    | NOR      | TYPE      | SRL           |
| DOWNTO        | NOT      | UNITS     | UNAFFECTED    |
| ELSE          | NULL     | UNTIL     | XNOR          |
| ELSIF         | OF       | USE       |               |
| END           | ON       | VARIABLE  |               |
|               |          |           |               |

หน้าที่ : 74 ภาคผนวก ค.



### ภาคผนวก ค.

# Standard Package ชื่อ STD\_LOGIC\_1164

- -- This package shall be compiled into a design library
- -- symbolically named IEEE.

-- overloaded logical operators

```
package STD_LOGIC_1164 is
-- logic State System (unresolved)
type STD_ LOGIC is (
                                'U',
                                         -- Uninitialized
                                'Χ',
                                         -- Forcing Unknown
                                '0',
                                         -- Forcing
                                '1',
                                         -- Forcing
                                ʻZ'
                                         -- High Impedance
                                'W'.
                                         -- Weak Unknown
                                         -- Weak 0
                                'L',
                                'Η',
                                         -- Weak 1
                                          -- don't care
                                );
-- Unconstrained array of std_ulogic for use with the
-- resolution function
type STD_ULOGIC_VECTOR is array ( NATURAL range <> ) of STD-ULOGIC;
-- resolution function
\hbox{\it ---} \ function \ RESOLVED \ ( \ S: STD\_ULOGIC\_VECTOR \ ) \ \ return \ STD\_ULOGIC;
-- *** industry standard logic type ***
subtype STD-LOGIC is RESOLVED STD_ULOGIC;
-- Unconstrained array of std_logic for use in declaring
-- signal arrays
type STD_LOGIC_VECTOR is array ( NATURAL range <> )of STD_LOGIC;
-- common subtypes
subtype X01 is RESOLVED STD_ULOGIC range 'X' to '1'; -- ('X', '0', '1')
subtype X01Z is RESOLVED STD_ULOGIC range 'X' to 'Z'; -- ('X', '0', '1', 'Z;)
subtype UX01 is RESOLVED STD ULOGIC range 'U' to '1'; -- ('U', 'X', '0', '1')
subtype UX01Z is RESOLVED STD_ULOGIC range 'U' to 'Z'; -- ('U', 'X', '0', '1', 'Z')
```

```
function "and" (L:STD_ULOGIC; R:STD_ULOGIC) return UX01;
function "nand" (L: STD ULOGIC; R: STD ULOGIC) return UX01;
function "or" (L: STD_ULOGIC; R: STD_ULOGIC) return UX01;
function "xor" (L: STD_ULOGIC; R: STD_ULOGIC) return UX01;
\textbf{function "xnor"} \ (L:STD\_ULOGIC; R:STD\_ULOGIC) \ \textbf{return} \ UX01;
function "not" (L : STD_ULOGIC ) return UX01;
-- vectorized overloaded logical operators
function "and" (L, R: STD_LOGIC_VECTOR) return STD_LOGIC_VECTOR;
function "and" (L, R: STD ULOGIC VECTOR) return STD ULOGIC VECTOR;
function "nand" (L, R: STD LOGIC VECTOR) return STD LOGIC VECTOR;
function "nand" (L, R: STD ULOGIC VECTOR) return STD ULOGIC VECTOR;
function "or" (L. R: STD LOGIC VECTOR) return STD LOGIC VECTOR:
function "or" (L, R: STD ULOGIC VECTOR) return STD ULOGIC VECTOR;
function "nor" (L, R: STD_LOGIC_VECTOR) return STD_LOGIC_VECTOR;
function "nor" (L, R: STD_ULOGIC_VECTOR) return STD_ULOGIC_VECTOR;
function "xor" (L, R: STD_LOGIC_VECTOR) return STD_LOGIC_VECTOR;
function "xor" (L, R: STD_ULOGIC_VECTOR) return STD_ULOGIC_VECTOR;
function "xnor" (L, R: STD_LOGIC_VECTOR) return STD_LOGIC_VECTOR;
function "xnor" ( L, R: STD_ULOGIC_VECTOR ) return STD_ULOGIC_VECTOR;
\textbf{function "not"} (\ L\ : STD\_LOGIC\_VECTOR\ )\ \textbf{return}\ STD\_LOGIC\_VECTOR;
\textbf{function "not"} (\ L \ : STD\_ULOGIC\_VECTOR\ ) \ \textbf{return } STD\_ULOGIC\_VECTOR;
-- conversion functions
function TO_BIT (S:STD_ULOGIC; XMAP:BIT:='0') return BIT;
function TO_BITVECTOR (S: STD_LOGIC_VECTOR; XMAP: BIT:='0') return BIT_VECTOR
function TO BITVECTOR (S: STD ULOGIC VECTOR; XMAP: BIT:='0') return BIT VECTOR
function TO_STDULOGIC( B : BIT ) return STD_ULOGIC;
function TO_STDLOGICVECTOR(B:BIT_VECTOR) return STD_LOGIC_VECTOR;
function TO STDLOGICVECTOR(S: STD ULOGIC VECTOR) return STD LOGIC VECTOR;
function TO STDULOGICVECTOR(B: BIT VECTOR) return STD ULOGIC VECTOR;
function TO STDULOGICVECTOR(S: STD LOGIC VECTOR) return STD ULOGIC VECTOR;
-- strength strippers and type converters
function TO_X01 (S:STD_LOGIC_VECTOR) return STD_LOGIC_VECTOR;
function TO_X01 (S:STD_ULOGIC_VECTOR) return STD_ULOGIC_VECTOR;
function TO_X01 (S:STD_ULOGIC) return X01;
function TO_X01 (B:BIT) return X01;
\textbf{function} \ TO\_X01Z \ (\ S:STD\_LOGIC\_VECTOR\ )\ \textbf{return} \ STD\_LOGIC\_VECTOR;
\textbf{function} \ TO\_X01Z \ (\ S: STD\_ULOGIC\_VECTOR) \ \textbf{return} \ STD\_ULOGIC\_VECTOR;
function TO_X01Z(S:STD_ULOGIC ) return X01Z;
function TO_X01Z(B:BIT_VECTOR ) return STD_LOGIC_VECTOR;
function TO_X01Z (B:BIT_VECTOR) return STD_ULOGIC_VECTOR;
function TO X01Z (B:BIT) return X01Z;
function TO UX01 (S:STD LOGIC VECTOR) return STD LOGIC VECTOR;
function TO_UX01 (S:STD_ULOGIC_VECTOR) return STD_ULOGIC_VECTOR;
function TO UX01 (S:STD ULOGIC ) return UX01;
function TO UX01 (B:BIT VECTOR ) return STD LOGIC VECTOR;
function TO UX01 (B:BIT VECTOR ) return STD ULOGIC VECTOR;
function TO UX01 (B:BIT) return UX01:
-- edge detection
```

function RISING\_EDGE (signal S : STD\_ULOGIC) return BOOLEAN;

หน้าที่ : 76 ภาคผนวก ค.

#### $function \ FALLING\_EDGE \ (signal \ S: STD\_ULOGIC) \ \ return \ BOOLEAN;$

-- object contains an unknown

 $\begin{array}{l} \textbf{function} \ IS\_X \ (\ S: STD\_ULOGIC\_VECTOR\ ) \ \textbf{return} \ BOOLEAN; \\ \textbf{function} \ IS\_X \ (\ S: STD\_LOGIC\_VECTOR\ ) \ \textbf{return} \ BOOLEAN; \\ \textbf{function} \ IS\_X \ (\ S: STD\_ULOGIC \ \ \ ) \ \textbf{return} \ BOOLEAN; \\ \end{array}$ 

end STD\_LOGIC\_1164;

9

## ภาคผนวก ง.

# การใช้งานโปรแกรม Quartus II เบื้องต้น สำหรับการเขียนโปรแกรม VHDL

โปรแกรม Quartus II สร้างจากบริษัท Altera เป็นโปรแกรมที่ช่วยในออกแบบและสังเคราะห์วงจรดิจิตอลลงสู่ ชิพซีพีแอลดี (CPLD) หรือ เอฟพีจีเอ (FPGA) ตามความต้องการของผู้ใช้งาน โปรแกรมนี้จะมีลักษณะการใช้งาน อยู่ 2 รูปแบบคือ

- O รูปแบบ Schemetic หรือ Block diagam เป็นลักษณะ ไฟล์กราฟฟิก ซึ่งสามารถนำเกตประเภทต่างๆใน Library หรือโมเคลที่เราเป็นผู้สร้างขึ้น มาวางต่อกัน ให้เกิดเป็นรูปวงจรลอจิก
- O รูปแบบ Text เป็นลักษณะการเขียนโปรแกรมที่บรรยายถึงลักษณะการทำงานของวงจรคิจิตอลที่จะ นำไปใช้งาน ภาษาที่ใช้ได้แก่ ภาษาวีเอชดีแอล (VHDL) ภาษาเวอริลอก (Verilog) เป็นต้น

ในภาคผนวกนี้จะขอนำเสนอเฉพาะรูปแบบเป็นโปรแกรมภาษา VHDL ซึ่งมีขั้นตอนดังต่อไปนี้

1. เปิดโปรแกรม Quartus II ซึ่งจะมีลักษณะดังรูป



2. การใช้งาน Quartus II ทุกครั้งจะต้องตั้งชื่อโปรเจ็ก โดยคลิกที่ File / New Project Wizard จากนั้น ตัว โปรแกรมจะมีตัวช่วยหรือ Wizard ช่วยในการจัดเก็บและตั้งชื่อโปรเจ็ก ดังแสดงในรูป



- (1) คลิกที่ Next
- (2) คือเลือก Folders หรือ Directory ที่จะเก็บตัวโปรเจ็ก
- (3) ตั้งชื่อตัวโปรเจ็ค
- (4) Directory ที่จะเก็บโปรเจ็ค ต้องการที่จะสร้างหรือไม่
- (5) คลิกที่ Next



- (6) เลือกตระกูลของเบอร์ชิพ
- (7) เลือกหมายเลขของเบอร์ชิพที่จะใช้งาน



(8) คลิกที่ Next

- (9) คลิกที่ Finish
- 3. ทำการเลือกประเภทของไฟล์ที่จะใช้งาน โดยคลิกที่ File / New หลังจากนั้นเลือกชนิดของไฟล์ เป็น VHDL File



- (1) คลิกที่ New
- (2) คลิกเลือก VHDL File
- (3) คลิก OK

หลังจากนั้นจากนั้นจะปรากฏหน้าต่างของ VHDL1.vhd เกิดขึ้นดังแสดงในรูป ซึ่งเป็นพื้นที่สำหรับเขียนบรรยาย หารทำงานวงจรดิจิตอลที่ต้องการออกแบบ



4. ในการใช้งานขั้นแรกนี้จะใช้สมการพีชคณิตง่ายๆ ประกอบคำอธิบาย นั่นก็คือ

 $F = ab\overline{c} + b\overline{c} + \overline{a}d$ ดังนั้นพื้นที่สำหรับเขียน โปรแกรมภาษา VHDL จะเขียนเป็น

```
library ieee;
use ieee.std_logic_1164.all;

entity lab1 is
    port (a,b,c,d : in std_logic;
        f : out std_logic);
end lab1;

architecture behavior of lab1 is
begin
    f <= (a and b and not c) or (b and not c)
        or (not a and d);
end behavior;</pre>
```

จากนั้นให้ทำการบันทึกโปรแกรมที่เขียนขึ้น โดยคลิกที่ File / Save as ให้ใส่ชื่อไฟล์เป็น lab1.vhd (โดยปกติแล้ว ตัวโปรแกรมฯจะทำการบันทึกชื่อแฟ้มข้อมูลเป็นชื่อเดียวกับชื่อโปรเจ็กเสมอ)

```
abo lab1.vhd
                                                         1 library ieee;
           2 use ieee.std_logic_1164.all;
M (; ₹)
           4 entity lab1 is
           5 port ( a,b,c,d : in std_logic;
擅 惶
                    f : out std_logic);
1 % %
           7 end lab1;
20 景
           9 architecture behavior of lab1 is
          10 begin
₩.
          267
268 ab/
          13 end behavior;
```

5. ทำการคอมไฟล์ โปรแกรมที่เขียนขึ้นมา โดยคลิกที่ Processing / Complier Tool จากนั้นคลิกที่ Start เมื่อ คอมไฟล์เสร็จจะมีหน้าต่างรายงานผลการคอมไฟล์ error และ warning ดังรูป หากมีข้อผิดพลาดเกิดขึ้นจะมี ข้อความสีแดงบอกว่า error เนื่องจากสาเหตุใด



6. ทำการจำลองผลหรือ simulate จากการเขียนบรรยายพฤติกรรมวงจร เริ่มด้นจะต้องสร้างหรือป้อน สัญญาณที่ต้องการให้วงจรก่อนโดยคลิกที่ **File / New** จะปรากฏหน้าต่างใหม่ขึ้นมาให้เลือก Other Files แล้ว คลิกเลือก Vector Waveform File จะได้ดังรูปด้านล่าง



7. ทำการโหลด Node ต่างๆเข้ามา โดยกลิกที่ Edit / Insert / Insert Node or Bus จะปรากฏหน้าต่าง เกิดขึ้นดังรูป หลังจากนั้นให้คลิกที่ Node Fider จะปรากฏหน้าต่างของ Node Finder ที่ตำแหน่งช่อง Filter : ให้ เลือก Pins : all จากนั้นให้คลิกที่ปุ่ม List



จะพบขาอินพุทหรือเอาท์พุทที่อยู่ในวงจรปรากฏขึ้นมา(ในช่องทางซ้ายมือ) จากนั้นเลือก Node ทางซ้าย ที่ต้องการ Simulate ไปไว้ช่องทางซ้ายมือ (ในตัวอย่างนี้ให้เลือกทั้งหมค) พร้อมคลิกปุ่ม >>

จะปรากฏหน้าต่างของ อินพุทและเอาท์พุท โดยที่อินพุทนั้นจะ เราจะต้องป้อนสัญญาณให้เอง ส่วน เอาท์พุทจะเป็นผลที่ได้จากการ Simulate จากสัญญาณอิพุทที่ป้อนให้ ดังรูปด้านล่าง



- 8. กำหนดเวลาสิ้นสุดในการจำลองผล โดยคลิกที่ Edit / End Time จากนั้นให้ใส่ค่าเวลาที่ต้องการ ใน ตัวอย่างนี้เลือก 1.0 us
- 9. กำหนดขนาดของกริด โดยกลิกที่ Edit / Grid size ในตัวอย่างนี้เลือกขนาดกริดเท่ากับ 100 ns ทำการกำหนดรูปแบบของสัญญาณให้กับ Node อินพุท โดยให้เมาส์กลิกที่อินพุท b หรือ a ดังรูป ซึ่งจะปรากฏ แถบสีฟ้าขึ้นมา จากนั้นกำหนดรูปแบบสัญญาณให้กับอินพุทดังกล่าว ซึ่งมีลักษณะเป็นพัลซ์ โดยกลิกที่ Edit / Value / Clock จะปรากฏหน้าต่างขึ้นมา ซึ่งจะมีช่อง Period ให้ใส่ 100 และ 200 (สำหรับการใส่ค่า Period นี้ ให้ ใส่เป็นจำนวน 2" เท่าของ Grid size เรียงจาก บิตค่ำสุดเป็นต้นไป)



เพื่อความสวยงามและการแสดงผลที่เข้าใจง่ายขึ้น เมื่อมีสัญญานอินพุทและเอาท์ทพุทที่มีมากกว่า 1 ตัว ให้ทำ การจัดกลุ่มหรือ Group สัญญาณดังกล่าว ก่อนทำการ Group จะต้องเรียงลำดับบิตของสัญญาณ จากบิตสูงสุด จนถึงบิตต่ำสุด จากนั้นทำการลากเมาส์ครอบกลุ่มสัญญาณ ที่ต้องการจะ Group (จะปรากฏเป็นแถบสีฟ้า ดังรูป) จากนั้นให้คลิกที่เมนู Edit / Grouping / Group ใส่ชื่อ Group name และเลือก Radix





- 10. บันทึกไฟล์ Waveform โดยคลิกที่ File / Save as ชื่อไฟล์ที่จะบันทึกเป็นชื่อเดียวกับชื่อโปรเจ็ค คือ Lab1.vwf
- ทำการจำลองผลการทำงานของวงจรที่สร้างขึ้น โดยคลิกที่ Process / Simulator Tool แล้วคลิก Start
   เมื่อทำการจำลองผลเสร็จ จะปรากฏหน้าต่างดังนี้



- นำผลการจำลองจาก Simulation Report บันทึกลงใน Waveform ของโปรเจ็คปัจจุบัน โดยคลิกที่

Processing / Simulation Debug / Overwrite Vector Inputs with Simulation Outputs จะ ได้คังรูปด้านล่าง ซึ่ง
เป็นอันสิ้นสุดในการออกแบบวงจรดิจิตอลด้วยการบรรยายพฤติกรรมการทำงานและตรวจการออกแบบได้จากผล
การจำลอง



# บรรณานุกรม

- 1. นอ. ชาติชาย ดิษฐกุล ,เอกสารประกอบการสอนภาษา VHDL ,โรงเรียนนายเรืออากาศ
- 2. Armstrong J. R. and F. G. Gray, VHDL Design Representation and Synthesis, Englewood Clis, NJ: Prentice Hall, 2nd Edition, 2000.
- 3. Bhasker J., VHDL Primer, Englewood Clis, NJ: Prentice Hall, 3rd Edition, 1999.
- 4. Chang K. C., Digital Systems Design with VHDL and Synthesis—An Integrated Approach, Los Alamitos, CA: IEEE Computer Society Press, 1999.
- 5. Hamblen J. and M. Furman, Rapid Prototyping of Digital Systems, Boston: Kluwer Academic Publisher, 2nd Edition, 2001.
- 6. Naylor D. and S. Jones, VHDL: A Logic Synthesis Approach, London: Chapman & Hall, 1997.
- 7. Navabi Z., VHDL Analysis and Modeling of Digital Systems, New York: McGraw-Hill, 1993.
- 8. Pellerin D. and D. Taylor, VHDL Made Easy, Englewood Cliffs, NJ: Prentice Hall, 1997.
- 9. Perry D. L., VHDL, New York: McGraw-Hill, 2nd Edition, 1994.
- 10. Yalamanchili S., Introductory VHDL from Simulation to Synthesis, Englewood Clis, NJ: Prentice Hall, 2001.
- 11. Yalamanchili S., VHDL Starter's Guide, Englewood Cliffs, NJ: Prentice Hall, 1998.
- 12. Volnei A. Pedroni., Circuit Design with VHDL, Massachusetts, MIT Press, 2004.